AKM AK7758VN 仕様

  • こんにちは!AKM AK7758 データシートの内容を読み終えました。このデバイスは、ステレオオーディオCODEC、マイクアンプ、ラインアウトアンプなどを統合した高性能シグナルプロセッサです。DSPとSub DSP、多様なデジタルインターフェース、プログラマブルな音響処理機能など、詳細な仕様や機能についてご質問があれば、お気軽にお尋ねください。
  • AK7758のデータ幅は?
    メインDSPとSub DSPのプログラムRAMのサイズは?
    AK7758はどのようなデジタルインターフェースに対応していますか?
    ADCとDACのサンプリング周波数は?
    電源電圧は?
[AK7758]
016003563-J-02-PB 2016/09
- 1 -
1.
AK7758は、ステレオオーディオCODECマイクアンプ、ラインアウトアンプ、ディジタルオーディオ
インタフェースを内蔵したシグナルプロセッサです。DSPSub DSP共に3072step (48kHzサンプ
ング時) 並列演算能力を持ち、RAMースDSPのため、プログラムを書き換えることで、ユーザの要
に合わせた音響処理効果や、独自開発の高性能HF機能を実現させることも可能です。36-pin QFNパッ
ケージに実装さます
2.
DSP:
- データ幅: 28-bit (略式浮動小数点対応)
- マシンサイクル: 最速6.8ns (3072fsfs=48kHz)
- 乗算器: 24 x 24 48-bit (倍精度演算可)
- 除算器: 24 / 24 24-bit (浮動小数点正規化機能付)
- ALU: 52-bit 算術演算 (with overflow margin 4-bit)
- プログラムRAM (PRAM): 6144 x 36-bit
- 係数RAM (CRAM) : 4096 x 24-bit
- データRAM (DRAM) : 4096 x 28-bit (24-bit 浮動小数点対応)
- オフセットレジスタ (OFREG): 32 x 14-bit
- 遅延用RAM (DLRAM) : 16384 x 28-bit
- JX pins (Interrupt)
Sub DSP:
- データ幅: 28-bit (略式浮動小数点対応)
- マシンサイクル:最速6.8ns (3072fsfs=48kHz)
- 乗算器: 24 x 24 48-bit (倍精度演算可)
- 除算器: 24 / 24 24-bit (浮動小数正規化機能付)
- ALU: 52bit算術演算 (with overflow margin 4bit)
- プログラムRAM (PRAM): 1024 x 36-bit
- 係数RAM (CRAM) : 3072 x 24-bit
- データRAM (DRAM) : 3072 x 28-bit
- 遅延用RAM (DLRAM) : 3072 x 28-bit
Two Digital Interfaces (I/F 1, I/F 2)
- ディジタル信号入力ポート(6ch) 前詰24-bit / 後詰24, 20, 16-bit及びI
2
Sフォーマット対応
- ディジタル信号出力ポート(8ch) 前詰24-bit / 後詰24, 20, 16-bit及びI
2
Sフォーマット対応
- Short / Long Frame 対応
- TDM 128fs(4ch), 192fs(6ch), 256fs (8ch) フォーマット対応
AK7758
DSP with Stereo CODEC + Mic/Lineout Amp
[AK7758]
016003563-J-02-PB 2016/09
- 2 -
ステレオ24-bit ADC:
- サンプリング周波数: fs = 8kHz ~ 48kHz
- ADC特性 S/(N+D): 91dB; DR, S/N: 102dB
- 2系統アナログ入力セレクタ(差動、シングルエンド入力)
- 2系統アナログ入力レンジ調整用アンプ内蔵(シングルエンド入力)
- チャンネル独立マイクアナログゲインアンプ(0 ~ 18dB(2dB Step),18dB~36dB(3dB Step))
- アナログDRC(ダイナミックレンジ制御機能)
- チャンネル独立ディジタルボリューム内蔵(24dB ~ -103dB, 0.5dB Step, Mute)
- DCオフセットキャンセル用ディジタルHPF
ライン入力
- シングルエンド
- ラインアンプ内蔵(21dB ~ -21dB, 3dB Step, Mute)
ステレオ 24-bit DAC
- サンプリング周波数: fs = 8kHz ~ 48kHz
- ディジタルボリューム内蔵(12dB ~ -115dB, 0.5dB Step, Mute)
ライン出力
- シングルエンド
- S/(N+D): 89dB; DR, S/N: 106dB
- ステレオアナログボリューム内蔵(+0 ~ -28dB, 2.0dB Step, Mute)
アナログミキサー
ディジタルミキサー
2chディジタルマイクインタフェース内蔵
3系統アナログスルーパ
PLL回路内蔵
I
2
C bootloader
-EEPROMマット選択可能
μPインタフェース: SPI, I
2
CBUS(400kHz Fast-Mode)
電源電圧:
アナログ AVDD: 3.0V ~ 3.6V (typ. 3.3V)
ディジタル1 LVDD: 3.0V ~ 3.6V (typ. 3.3V)
ディジタル2 DVDD: 1.14V1.3V(typ. 1.2V)(外部電源 or 内部レギュレータ選択可)
I/F TVDD1/2: 1.7V ~ 3.6V (typ. 3.3V)
動作温度範囲: -40 ~ 85C
パッケージ: 36-pin QFN (0.5mm pitch)
[AK7758]
016003563-J-02-PB 2016/09
- 3 -
3.
1. ................................................................................................................................................ 1
2. ................................................................................................................................................ 1
3. ................................................................................................................................................ 3
4. ブロック図と機能説明 ....................................................................................................................... 4
4.1. デバイスブロック図 ...................................................................................................................... 4
4.2. DSP部ブロック図 ......................................................................................................................... 5
4.3. Sub DSP部ブロック図 .................................................................................................................. 6
5. ピン配置と機能説明 ........................................................................................................................... 7
5.1. ピン配置図 .................................................................................................................................... 7
5.2. ピン機能説明 ................................................................................................................................. 8
5.3. 使用しないピンの処理について ................................................................................................. 10
5.4. 各ディジタルピンとディジタル電源の関連 ............................................................................... 10
5.5. パワーダウン時、及びパワーダウン解除時のピン状態 ............................................................. 11
6. 絶対最大定格 .................................................................................................................................... 12
7. 推奨動作条件 .................................................................................................................................... 13
8. 電気的特性 ....................................................................................................................................... 14
8.1. アナログ特性 ............................................................................................................................... 14
8.2. DC特性 ........................................................................................................................................ 19
8.3. 消費電流 ...................................................................................................................................... 20
8.4. ディジタルフィルタ特性 ............................................................................................................ 21
8.5. スイッチング特 ....................................................................................................................... 22
9. パッケージ ....................................................................................................................................... 29
9.1. パッケージ外形寸法図 ................................................................................................................ 29
9.2. 材質・メッキ仕 ....................................................................................................................... 29
9.3. マーキング .................................................................................................................................. 30
10. オーダリングガイド ......................................................................................................................... 30
11. 改訂履歴 ........................................................................................................................................... 30
重要な注意事項 ....................................................................................................................................... 31
[AK7758]
016003563-J-02-PB 2016/09
- 4 -
4. ブロック図と機能説明
4.1. デバイスブロック図
Figure 1. 全体ブロック図
VCOM
SCLK/SCL
SI/EXTEEP
CSN/CAD/MATSEL
VREF
SO/SDA
Stereo
ADC
STO/GP1/SDOUT4
SDOUT1/MAT0/JX2
Stereo
DAC
SDOUT2/EEST
DAR
DAL
DVSS
AVDD
AVSS
OUT1
SDOUT3/MAT1/JX3
OUT2
OUT3
Line
Line
Line
SDIN1/JX0
SDIN2/JX1
DVDD/AVDRV
REGU
LDOE
MICIF(I
2
C,SPI)&
EEPROM(I
2
C)
RDY
CRCERRN
SCLK/SCL
SI/EXTEEP
CSN/CAD/MATSEL
SO/SDA
I2CSEL
EEST
MAT1
MAT0
3
AINR
IN3/INP2
IN4/INN2
IN3/INP2
IN4
INN2
MICR
AINL
IN1/INP1/DMDAT
IN2/INN1/DMCLK
Line
LIN
IN2
INN1
MICL
IN1/INP1
RDY/GP0/SDIN3
LVDD
CLKGEN&CONT
XTI
XTO
PDN
BICK
LRCK
Mixer
Sub DSP
WDTSERRN
DIN2
DIN4
DOUT2
DSP
DOUT3
GP1
GP0
DIN1
DOUT1
JX0
JX1
DIN3
DOUT4
JX2
JX3
DOUT5
DOUT6
DIN5
WDTERRN
DIN6
Serial IF
Serial IF
TVDD2
TVDD1
Serial IF
Serial IF
Serial IF
JX1
JX0
STO
RDY
GP1
EEST
Serial IF
MAT1
JX3
MAT0
JX2
GP0
Serial IF
DIGMIC
DMCLK
DMDAT
[AK7758]
016003563-J-02-PB 2016/09
- 5 -
4.2. DSP部ブロック図
TMP 8 × 28bit
SDOUT3
CP0, CP1
DP0, DP1
Data RAM (DRAM)
4096w x 28-Bit(24.4f)
MPX24
MPX24
X Y
Multiply
24 x 24 48-Bit
Micon I/F
Control
Program RAM
(PRAM)
6144w x 36-Bit
DEC
PC
Stack : 5level(max)
MUL DBUS
SHIFT
A B
ALU
52-Bit
Overflow Margin: 4-Bit
DR0
3
Over Flow Data
Generator
Division
242424
Peak Detector
Serial I/F
CBUS(24-Bit)
DBUS(28-Bit)
48-Bit
28-Bit
48-Bit
52-Bit
52-Bit
16384w x 28-Bit(24.4f)
PTMP(LIFO) 6 x 28-Bit
DLP0, DLP1
52-Bit
TMP 12 x 28-Bit
OFREG
32w x 14-Bit
Delay RAM (DLRAM)
Coefficient RAM
(CRAM)
4096w x 24-Bit
Pointer
28bit x fifo16 CTMP (Sub DSP)
2 x 16/20/24-Bit
DIN6
2 x 16/20/24-Bit
DIN5
2 x 16/20/24-Bit
DIN4
2 x 16/20/24-Bit
DIN3
2 x 16/20/24-Bit
DIN2
2 x 16/20/24-Bit
DIN1
2 x 16/20/24-Bit
DOUT6
2 x 16/20/24-Bit
DOUT5
2 x 16/20/24-Bit
DOUT4
2 x 16/20/24-Bit
DOUT2
2 x 16/20/24-Bit
DOUT1
2 x 16/20/24-Bit
DOUT3
Figure 2. DSP ブロック図
[AK7758]
016003563-J-02-PB 2016/09
- 6 -
4.3. Sub DSP 部ブロック図
TMP 8 × 28bit
SDOUT3
CP0, CP1
DP0, DP1
Data RAM (DRAM)
3072w x 28-Bit(24.4f)
MPX24
MPX24
X Y
Multiply
24 x 24 48-Bit
Micon I/F
Control
Program RAM
(PRAM)
1024w x 36-Bit
DEC
PC
Stack : 5level(max)
MUL DBUS
SHIFT
A B
ALU
52-Bit
Overflow Margin: 4-Bit
DR0
3
Over Flow Data
Generator
Division
242424
Peak Detector
Serial I/F
CBUS(24-Bit)
DBUS(28-Bit)
48-Bit
28-Bit
48-Bit
52-Bit
52-Bit
3072w x 28-Bit(24.4f)
PTMP(LIFO) 6 x 28-Bit
DLP0, DLP1
52-Bit
TMP 12 x 28-Bit
OFREG
32w x 12-Bit
Delay RAM (DLRAM)
Coefficient RAM
(CRAM)
3072w x 24-Bit
Pointer
28bit x fifo16 CTMP (Main DSP)
Figure 3. Sub DSPブロック図
[AK7758]
016003563-J-02-PB 2016/09
- 7 -
5. ピン配置と機能説明
5.1. ピン配置図
Figure 4. ピン配置
OUT2
CSN/CAD/MATSEL
SI/EXTEEP
SCLK/SCL
SO/SDA
STO/GP1/SDOUT4
RDY/GP0/SDIN3
TVDD2
DVSS
27 26 25 24 23 22 21 20 19
OUT3
28 18
SDOUT2/EEST
TVDD2
OUT1
29 17 SDIN2/JX1
AVDD
AVDD
30 16 PDN
VCOM
31 15
LDOE
AVSS
32 14
DVDD/AVDRV
IN4/INN2
33 13
DVSS
LVDD
IN3/INP2
34 12
LVDD
IN2/INN1/DMCLK
35 11
XTI
TVDD1
IN1/INP1/DMDAT
36 10
XTO
1 2 3 4 5 6 7 8 9
LIN
I2CSEL
BICK
LRCK
SDOUT1/MAT0/JX2
SDIN1/JX0
DVSS
TVDD1
SDOUT3/MAT1/JX3
36 pin QFN
(TOP VIEW)
[AK7758]
016003563-J-02-PB 2016/09
- 8 -
5.2. ピン機能説明
No.
Pin名称
I/O
機能
1
LIN
I
ライン入力ピン
2
I2CSEL
I
I2CBUS選択 ピン
I2CSEL pin = “L”: SPIンタフェース
I2CSEL pin = “H”: I
2
CBUSインタフェース
I2CSELは、L(DVSS)”, “H(TVDD1)”固定で使用してください。
3
BICK
I/O
シリアルビットクロックピン(プルダウン抵抗付き)
4
LRCK
I/O
LRチャネル選択ピン(ルダウン抵抗付き)
5
SDOUT1
O
シリアルデータ1出力 ピン (SDOUT1E bit = 1)
MAT0
I
EEPROMウンロード マット選択アドレス0ピン(プルダウン抵抗付き)
(I2CSEL pin = EXTEEP pin = MATSEL pin = H”)
JX2
I
外部条件Jump2ピン(プルダウン抵抗付き)
(SDOUT1E bit = 0 & (D1JX2E bit = “1” or D2JX2E bit = 1))
6
SDIN1
I
シリアルデータ1入力ピ(SDIN1SEL bit = 0)
JX0
I
外部条件Jump0ピン
(SDIN1SEL bit = “1 & (D1JX0E bit = “1” or D2JX0E bit = 1”))
7
DVSS
-
グランド ピン 0V
8
TVDD1
-
ディジタルIO電源1ピン 1.7~3.6V (typ.3.3V)
9
SDOUT3
O
シリアルデータ3出力ピ (SDOUT3E bit = 1)
MAT1
I
EEPROMウンロード マット選択アドレス1ピン(プルダウン抵抗付き)
(I2CSEL pin = EXTEEP pin = MATSEL pin = “H”)
JX3
I
外部条件Jump3ピン(プルダウン抵抗付き)
(SDOUT3E bit = 0 & (D1JX3E bit = “1” or D2JX3E bit = 1))
10
XTO
O
発振回路出力ピ
水晶振動子を使用する場合、水晶振動子をXTI pinXTO pinに接続します。
水晶振動子を使用しない場合は、オープンにしてください。
11
XTI
I
発振回路入力ピ
水晶振動子を使用する場合は、水晶振動子XTI pinXTO pinに接続します。
水晶振動子を使用しない場合は、外部クロックを接続するか、もしくはオー
プンにしてください。
12
LVDD
-
ディジタルコア電源ピン 3.0~3.6V (typ. 3.3V)
13
DVSS
-
ディジタルグランドピン 0V
14
DVDD
-
ディジタルコア電源 ピン 1.14~1.3V (typ. 1.2V) (LDOE pin = “L”)
AVDRV
O
LDO 出力ピン (LDOE pin = “H”)
2.2μF(±30%)のコンデンサを13pin(DVSS)との間に接続します。
外部回路には使用しないでください
15
LDOE
I
LDO選択ピン
LDOE pin = “L”: 14 pin 外部1.2V供給
LDOE pin = “H”: 14 pin LDO Output(LDO動作)
LDOE pinは、“L(DVSS)”, “H(LVDD)”固定で使用してください。
16
PDN
I
パワーダウンN ピン
AK7758をパワーダウンするのに使用します。
電源立ち上げ時“L”にしてください
17
SDIN2
I
シリアルデータ2入力ピ (SDIN2SEL bit = 0)
JX1
I
外部条件Jump1ピン
(SDIN2SEL bit = 1 & (D1JX1E bit = “1” or D2JX1E bit = 1))
18
SDOUT2
O
シリアルデータ2出力ピン(SDOUT2E bit = 1)
EEST
O
EEPROMンタフェース ステータスピン(EEPROMダウンロード使用時)
[AK7758]
016003563-J-02-PB 2016/09
- 9 -
19
DVSS
-
ディジタルグランド ピン 0V
20
TVDD2
-
ディジタルIO電源2ピン 1.7~3.6V (typ.3.3V)
21
RDY
O
RDY ピン (RDYE bit = 1 & RDYSEL bit = 0)
GP0
O
General Purpose Outout 0ピン
(RDYE bit = 1 & RDYSEL bit = 1)
SDIN3
I
シリアルデータ3入力ピ(プルダウン抵抗付き)
(SDIN3SEL bit = 1 & RDYE bit = 0)
22
STO
O
ステータス出力ピン (STOE bit = 1 & STOSEL [1:0] bits = 00)
GP1
O
General Purpose Output 1ピン (STOE bit = 1 & STOSEL [1:0] bits = 01)
SDOUT4
O
シリアルデータ4出力ピン (STOE bit = 1 & STOSEL [1:0] bits = 10)
23
SO
O
SO pin (I2CSEL pin = “L”)
SDA
I/O
SDA pin I
2
CBUSインタフェース(I2CSEL pin = “H”)
24
SCLK
I
SPIインタフェース用シリアルデータクロックピン(I2CSEL pin = “L”)
クロックを入力しない時は、SCLK pin = “H”にしてください
SCL
I/O
SCL pin I
2
CBUSインタフェー(I2CSEL pin = “H”)
EEPROMダウンロード(EXTEEP pin = “H”) 時は出力ピンとなります。
25
SI
I
SPIインタフェース用シリアルデータ入力ピン(I2CSEL pin = “L”)
使用しない場合は、SI pin = “L”にしてください。
EXTEEP
I
EEPROMウンロードコントロールピン(I2CSEL pin = “H” )
26
CSN
I
SPIインタフェースChipSelectN ピン (I2CSEL pin = “L” )
パワーダウン中および、マイコンとのインタフェースを行わない場合は、
CSN pin = “H”にしてください。
CAD
I
I
2
CBUSアドレスピン(I2CSEL pin = “H”)
MATSEL
I
EEPROMウンロード マット選択ピン(I2CSEL pin = EXTEEP pin = “H”)
27
OUT2
O
ライン出力2ピン
28
OUT3
O
ライン出力3ピン
29
OUT1
O
ライン出力1ピン
30
AVDD
-
アナログ電源 ピン 3.0~3.6V (typ.3.3V)
31
VCOM
O
アナログ部コモン電圧出力ピン
2.2μFのセラミックコンデンサをAVSSとの間に接続してください。
外部回路には使用しないでください
32
AVSS
-
グランドピン 0V
33
IN4/INN2
I
ADC 入力ピン(AINE bit = “1”)
34
IN3/INP2
I
ADC 入力ピン(AINE bit = “1”)
35
IN2/INN1
I
ADC 入力ピン(AINE bit = “1”)
DMCLK
O
ディジタルマイククロック出力 ピン (DMIC bit = “1”)
36
IN1/INP1
I
ADC 入力ピン(AINE bit = “1”)
DMDAT
I
ディジタルマイクデータ入力 ピン (DMIC bit = “1”)
Note 1. パッケージ裏面の露出パッド(Exposed Pad)はオープンもしくはグランドに接続してください
Note 2. ィジタル入力ピンはオープンにしないでくださいアナログ入力ピンを使用しない場合は、
オープンにしてください
Note 3. ピン機能説明に記載のプルダウン抵抗付きはパワーダウン解除(PDN pin = H)直後のピン状
態をさします
[AK7758]
016003563-J-02-PB 2016/09
- 10 -
5.3. 使用しないピンの処理について
使用しない入出ピンは下記の設定を行い、適切に処理して下さい。
区分
ピン名
設定
Analog
LIN, IN1/INP1, IN2/INN1, IN3/INP2, IN4/INN2, OUT1, OUT3, OUT2
オープン
Digital
BICK, LRCK, SDOUT1/MAT0/JX2, SDOUT3/MAT1/JX3, XTO, XTI
SDOUT2/EEST, RDY/GP0/SDIN3, STO/GP1/SDOUT4, DMDAT, DMCLK
オープン
SDIN1/JX0, SDIN2/JX1
DVSSに接続
Table 1. 使用しない入力ピンの処理
Note 4. LRCK, BICK pin 使用しない場合DVSSに接続することを薦めますが、プルダウン抵抗付き
ピンのため、オープンにしても問題ありません。
5.4. 各ディジタルピンとディジタル電源の関連
電源ピン
ディジタルピン
AVDD
DMDAT, DMCLK
TVDD1
I2CSEL, BICK, LRCK, SDOUT1/MAT0/JX2, SDIN1/JX0, SDOUT3/MAT1/JX3
TVDD2
CSN/CAD/MATSEL, SI/EXTEEP, SCLK/SCL, SO/SDA, STO/GP1/SDOUT4,
RDY/GP0/SDIN3, SDOUT2/EEST, SDIN2/JX1, PDN
LVDD
XTO, XTI, LDOE
Table 2. 各ディジタルピンとディジタル電源の関
[AK7758]
016003563-J-02-PB 2016/09
- 11 -
5.5. パワーダウン時、及びパワーダウン解除時のピン状態
No.
Pin名称
I/O
PDN pin=“L”
PDN pin=“H”(@default時)
I/O
状態
I/O
状態
LDOE pin=“L”
LDOE pin=“H”
1
LIN
I
I
“Hi-Z”
“Hi-Z”
I
アナログ入力
3
BICK
I/O
I
Pull Down(46kΩ)
Pull Down(50kΩ)
I
Pull Down(46kΩ)
4
LRCK
I/O
I
Pull Down(46kΩ)
Pull Down(50kΩ)
I
Pull Down(46kΩ)
5
SDOUT1
O
I
Pull Down(46kΩ)
Pull Down(50kΩ)
MAT0
I
I
Pull Down(46kΩ)
JX2
I
9
SDOUT3
O
I
Pull Down(46kΩ)
Pull Down(50kΩ)
MAT1
I
I
Pull Down(46kΩ)
JX3
I
10
XTO
O
O
“H”
“H”
O
XTI入力の反転
14
AVDRV
O
O
-
Pull Down(70Ω)
O
出力(LDOE pin=“H”)
18
SDOUT2
O
O
“L”
Pull Down(50)
O
“L”
EEST
O
O
“L”
21
RDY
O
I
Pull Down(46)
Pull Down(50)
-
-
GP0
O
-
-
SDIN3
I
I
Pull Down(46kΩ)
22
STO
O
O
H
Pull Down(50)
O
H
GP1
O
SDOUT4
O
23
SO
O
-
“Hi-Z (@CSN=“H”)
Hi-Z
-
“Hi-Z” (@CSN=“H”)
SDA
I/O
-
“Hi-Z”
“Hi-Z”
-
“Hi-Z”
24
SCLK
I
I
“Hi-Z”
Hi-Z
I
入力
(I2CSEL pin=L)
SCL
I
I
“Hi-Z”
“Hi-Z”
I
入力
(I2CSEL pin=H,
EXTEEP pin=L)
O
O
“Hi-Z”
“Hi-Z”
O
出力
(I2CSEL pin=H,
EXTEEP pin=H)
27
OUT2
O
O
“Hi-Z”
“Hi-Z”
O
“Hi-Z”
28
OUT3
O
O
“Hi-Z”
“Hi-Z”
O
“Hi-Z”
29
OUT1
O
O
“Hi-Z”
“Hi-Z”
O
“Hi-Z”
31
VCOM
O
O
“L”
“L”
O
アナログ出力
33
IN4/INN2
I
I
“Hi-Z”
“Hi-Z”
I
アナログ入力
(AINE bit=“1”)
34
IN3/INP2
I
I
“Hi-Z”
“Hi-Z”
I
アナログ入力
(AINE bit=“1”)
35
IN2/INN1
I
I
“Hi-Z”
“Hi-Z”
I
アナログ入力
(AINE bit=“1”)
DMCLK
O
O
"Hi-Z"
“Hi-Z”
O
ディジタル出力
(DMIC bit=“1”)
36
IN1/INP1
I
I
“Hi-Z”
“Hi-Z”
I
アナログ入力
(AINE bit=“1”)
DMDAT
I
I
“Hi-Z”
“Hi-Z”
I
ディジタル入力
(DMIC bit=“1”)
Table 3. パワーダウン時、及びパワーダウン解除時のピン状態
[AK7758]
016003563-J-02-PB 2016/09
- 12 -
6. 絶対最大定格
(AVSS=DVSS=0V: Note 5)
Parameter
Symbol
Min.
Max.
Unit
電源電圧
Analog
Digital1(Core:LVDD)
Digital2(I/F1)
Digital3(I/F2)
Digital4(Core:DVDD)
DVSS-AVSS (Note 5)
AVDD-LVDD (Note 6)
AVDD-TVDD1
AVDD
LVDD
TVDD1
TVDD2
VD12
ΔGND
ΔAVDD
ΔTVDD1
-0.3
-0.3
-0.3
-0.3
-0.3
-0.3
-0.3
-0.3
4.3
4.3
4.3
4.3
1.6
0.3
0.3
4.3
V
V
V
V
V
V
V
V
入力電流(: 電源ピン)
IIN
±10
mA
アナログ入力電圧 (Note 7)
VINA
-0.3
(AVDD+0.3)4.3
V
ディジタル入力電圧 (Note 8)
VIND1
-0.3
(LVDD+0.3)4.3
V
ディジタル入力電圧 (Note 9)
VIND2
-0.3
(TVDD1+0.3)4.3
V
ディジタル入力電圧 (Note 10)
VIND3
-0.3
(TVDD2+0.3)4.3
V
動作周囲温
Ta
-40
85
°C
保存温度
Tstg
-65
150
°C
Note 5. すべての電圧はグランドに対する値です。AVSS DVSS は、同電位にしてください
Note 6. AVDD LVDD は、同電位にして下さい。
Note 7. アナログ入力電圧 max 値は、(AVDD+0.3)V または 4.3Vのどちらか低い方です。
Note 8. XTI, LDOE pinのディジタル入力電圧の max 値は、(LVDD+0.3)Vまたは 4.3V のどちらか低い
方です。
Note 9. I2CSEL, BICK, LRCK, MAT0/JX2, SDIN1/JX0, MAT1/JX3 pinのディジタル入力電圧 max
(TVDD1+0.3V)または、4.3Vのどちらか低い方です。
Note 10. CSN/CAD/MATSEL, SI/EXTEEP, SCLK/SCL, SDA, SDIN3,SDIN2/JX1, PDN pin のディジタル
入力電圧の max は、(TVDD2+0.3V)また 4.3Vのどちらか低い方です。
注意:この値を超えた条件で使用した場合、デバイスを破壊することがあります。また通常の動作は
保証されません
[AK7758]
016003563-J-02-PB 2016/09
- 13 -
7. 推奨動作条件
(AVSS=DVSS=0V: Note 5)
Parameter
Symbol
Min.
Typ.
Max.
Unit
電源電圧
Analog
Digital1 (Core: LVDD)
Digital2 (I/F: TVDD1)
Digital3 (I/F: TVDD2)
Digital4 (Core: DVDD)
AVDD
LVDD
TVDD1
TVDD2
VD12
3.0
3.0
1.7
1.7
1.14
3.3
3.3
3.3
3.3
1.2
3.6
3.6
3.6
3.6
1.3
V
V
V
V
V
Note 11. DVDD外部供給する場合、AVDD, LVDD, TVDD1/2を立ち上げた後に DVDD 立ち上げて
ください。AVDD, LVDD, TVDD1/2 の立ち上げ順の規定はありません。PDN pin = “L”の状態
で各電源を立ち上げ、全ての電源が立ち上がった後、PDN pin = “H”にしてください。
Note 12. I
2
CBUS を使用(I2CSEL pin = “H”)する場合、周辺デバイスが電源 ON の状態 AK7758 の電
源を OFF にしないでくださいた、SDA, SCL pin のプルアップ抵抗の接続先 TVDD2
下にしてください。
注意本データシートに記載されている条件以外のご使用に関しては社では責任負いかねますの
で十分ご注意ください。
[AK7758]
016003563-J-02-PB 2016/09
- 14 -
8. 電気的特性
8.1. アナログ特性
8.1.1. MIC Amp ゲイ
(Ta= 25°C; AVDD=LVDD=TVDD1/2=3.3V, AVSS=DVSS=0V; LDOE pin =H)
Parameter
Min.
Typ.
Max.
Unit
MIC Amp
Gain
MGNL[3:0]
MGNR[3:0]
0x0
0x0
-1
0
1
dB
0x1
0x1
1
2
3
dB
0x2
0x2
3
4
5
dB
0x3
0x3
5
6
7
dB
0x4
0x4
7
8
9
dB
0x5
0x5
9
10
11
dB
0x6
0x6
11
12
13
dB
0x7
0x7
13
14
15
dB
0x8
0x8
15
16
17
dB
0x9
0x9
17
18
19
dB
0xA
0xA
20
21
22
dB
0xB
0xB
23
24
25
dB
0xC
0xC
26
27
28
dB
0xD
0xD
29
30
31
dB
0xE
0xE
32
33
34
dB
0xF
0xF
35
36
37
dB
8.1.2. Line-in Amp イン
(Ta= 25°C; AVDD=LVDD=TVDD1/2=3.3V, AVSS=DVSS=0V; LDOE pin =H)
Parameter
Min.
Typ.
Max.
Unit
Line-in
Amp
Gain
LIGN[3:0]
0x0
-1
0
1
dB
0x1
-4
-3
-2
dB
0x2
-7
-6
-5
dB
0x3
-10
-9
-8
dB
0x4
-13
-12
-11
dB
0x5
-16
-15
-14
dB
0x6
-19
-18
-17
dB
0x7
-22
-21
-20
dB
0x8
N/A
dB
0x9
+2
+3
+4
dB
0xA
+5
+6
+7
dB
0xB
+8
+9
+10
dB
0xC
+11
+12
+13
dB
0xD
+14
+15
+16
dB
0xE
+17
+18
+19
dB
0xF
+20
+21
+22
dB
(N/A: Not available)
[AK7758]
016003563-J-02-PB 2016/09
- 15 -
8.1.3. MIC Amp + ADC
(Ta= 25°C; AVDD=LVDD=TVDD1/2=3.3V, AVSS=DVSS=0V; LDOE pin =H; 信号周波1kHz,
サンプリングレートfs=48kHz, 測定周波数=20Hz~20kHz)
Parameter
Min.
Typ.
Max.
Unit
MIC Amp
入力インピーダンス
14
20
MIC Amp
+
ADC
分解能
24
bit
ダイナミック特(差動入力時)
S/(N+D)
(-1dBFS)
fs=48kHz (Note 16)
80
91
dB
fs=48kHz (Note 17)
88
dB
Dynamic Range
(-60dBFS)
fs=48kHz (A-weighted) (Note 16)
94
102
dB
fs=48kHz (A-weighted) (Note 17)
93
dB
S/N
fs=48kHz (A-weighted) (Note 16)
94
102
dB
fs=48kHz (A-weighted) (Note 17)
93
dB
チャネル間アイソレーション (Note 13)
90
105
dB
DC精度(差動入力時)
チャネル間ゲインミスマッチ
0.0
0.3
dB
アナログ入力
入力電圧(動入力時)
(Note 14)
(Note 16)
±2.0
±2.2
±2.4
Vp-p
(Note 17)
±0.277
Vp-p
入力電圧(ングルエンド入力時)
(Note 15)
(Note 16)
2.0
2.2
2.4
Vp-p
(Note 17)
0.277
Vp-p
Note 13. -1dBFS の信号を入力した場合のLch-Rch 間のアイソレーションです。
Note 14. 対象となる入力ピンは、INP1/INN1, INP2/INN2 です。
Note 15. 対象となる入力ピンは、IN1, IN2, IN3, IN4です。
Note 16. MGNL/R[3:0] bits = 0x0 (0dB)
Note 17. MGNL/R[3:0] bits = 0x9 (18dB)
[AK7758]
016003563-J-02-PB 2016/09
- 16 -
8.1.4. ATT Amp + MIC Amp + ADC
(Ta= 25°C; AVDD=LVDD=TVDD1/2=3.3V, AVSS=DVSS=0V; LDOE pin =H; 信号周波数1kHz,
サンプリングレートfs=48kHz, 測定周波数=20Hz~20kHz)
Parameter
Min.
Typ.
Max.
Unit
ATT Amp
Feedback Resistance(Rf)
10
30
Load Capacitance(CL)
20
pF
Phase compensation capacitance (Cc) (Note 18)
10
pF
ATT Amp
+
MIC Amp
+
ADC
分解能
24
bit
ダイナミック特
S/(N+D) (-1dBFS) (Note 19)
fs=48kHz
74
84
dB
Dynamic Range (-60dBFS)
fs=48kHz (A-weighted)
88
98
dB
S/N
fs=48kHz (A-weighted)
88
98
dB
チャネル間アイソレーション (Note 20)
90
99
dB
DC精度
チャネル間ゲインミスマッチ
0.0
0.3
dB
Note 18. IN1pin IN2pin及び、IN3pin IN4pinに接続する容量です。ATT Amp を使用する際に
は必ず接続してください
Note 19. 外付け入力抵抗 Ri 47kΩFeedback 抵抗 Rf 16kΩCc 47pF に設定した状態で
5.76Vppの信号を入力し、マイクアンプのゲイン 0dB (MGNL/R[3:0] bits = 0x0) 設定にし
た場合です。(5.76 Vpp x 16kΩ / 47kΩ = 1.96Vpp @ -1dBFS)
Note 20. -1dBFS の信号を入力した場合のLch-Rch 間のアイソレーションです。
Note 21. ATT Amp + MIC Amp + ADCパスを使用する際は、MIC Ampのゲインは 0dBに設定して使
用してくださいもし、MIC Ampのゲインを 4dB以上に設定して使用した場合ADC の動
作は保証できません。
IN1 pin
AK7758
IN2 pin
IN4 pin
IN3 pin
ATT-Amp
Lch
ATT-Amp
Lch
MIC-Amp
Lch
ADC
Lch
MIC-Amp
Lch
ADC
Rch
Rf
Rin
Rf
Rin
Cc
Cc
CL
CL
Figure 5. ATT-AMP使用時の接続図
[AK7758]
016003563-J-02-PB 2016/09
- 17 -
8.1.5. Line-in Amp + Line-out Amp
(Ta= 25°C; AVDD=LVDD=TVDD1/2=3.3V, AVSS=DVSS=0V; LDOE pin = H; 信号周波1kHz,
測定周波数=20Hz~20kHz)
Parameter
Min.
Typ.
Max.
Unit
Line-in
Amp
入力インピーダンス
14
20
Line-in
Amp
+
Line-out
Amp
ダイナミック特
S/(N+D) (0dBFS)
(Note 23)
77
81
dB
(Note 24)
82
dB
Dynamic Range (-60dBFS)
(A-weighted)
(Note 23)
95
103
dB
(Note 24)
92
dB
S/N (A-weighted)
(Note 23)
95
103
dB
(Note 24)
92
dB
アナログ入力
入力電圧(Note 22)
(Note 23)
2.28
2.51
2.74
Vp-p
(Note 24)
0.316
Vp-p
Note 22. 対象となる入力ピンは、LIN pinです。OUT3 pinの出力電圧が 0dBFS (AVDD x 0.76) にな
る電圧です。
Note 23. LIGN[3:0] bits = 0x0 (0dB), LOVOL3[3:0] bits = 0xF(0dB),
LO3SW1 bit =0, LO3SW2 bit = 0, LO3SW3 bit = 1
Note 24. LIGN[3:0] bits = 0xE (+18 dB), LOVOL3[3:0] bits = 0xF(0dB),
LO3SW1 bit =0, LO3SW2 bit = 0, LO3SW3 bit = 1
8.1.6. Line-out Ampゲイン
(Ta= 25°C; AVDD=LVDD=TVDD1/2=3.3V, AVSS=DVSS=0V; LDOE pin =H)
Parameter
Min.
Typ.
Max.
Unit
Line-out
Amp
LOVOL1[3:0]
LOVOL2[3:0]
LOVOL3[3:0]
0x0
0x0
0x0
mute
dB
0x1
0x1
0x1
-29
-28
-27
dB
0x2
0x2
0x2
-27
-26
-25
dB
0x3
0x3
0x3
-25
-24
-23
dB
0x4
0x4
0x4
-23
-22
-21
dB
0x5
0x5
0x5
-21
-20
-19
dB
0x6
0x6
0x6
-19
-18
-17
dB
0x7
0x7
0x7
-17
-16
-15
dB
0x8
0x8
0x8
-15
-14
-13
dB
0x9
0x9
0x9
-13
-12
-11
dB
0xA
0xA
0xA
-11
-10
-9
dB
0xB
0xB
0xB
-9
-8
-7
dB
0xC
0xC
0xC
-7
-6
-5
dB
0xD
0xD
0xD
-5
-4
-3
dB
0xE
0xE
0xE
-3
-2
-1
dB
0xF
0xF
0xF
-1
0
1
dB
[AK7758]
016003563-J-02-PB 2016/09
- 18 -
8.1.7. DAC + Line-out Amp
(Ta= 25°C; AVDD=LVDD=TVDD1/2=3.3V, AVSS=DVSS=0V; LDOE pin =H; 信号周波1kHz,
サンプリングレートfs=48kHz, 測定周波数=20Hz~20kHz)
Parameter
Min.
Typ.
Max.
Unit
DAC
+
Line-out
Amp
分解能
24
bit
ダイナミック特 (OUT1,OUT2,OUT3)
S/(N+D) (0 dBFS)
fs=48kHz
80
89
dB
Dynamic Range (-60dBFS)
fs=48kHz (A-weighted)
100
106
dB
S/N
fs=48kHz (A-weighted)
100
106
dB
チャネル間アイソレーション (f=1kHz) (Note 25)
90
110
dB
DC精度
チャネル間ゲインミスマッチ
0.0
0.5
dB
アナログ出力
出力電圧 (Note 26)
2.28
2.51
2.74
Vp-p
負荷抵抗
10
負荷容量
30
pF
Note 25. DAC Lch-Rch間のアイソレーションです。
Note 26. フルスケール出力電圧です。出力電圧 AVDD に比例(AVDD x 0.76)します。
8.1.8. MIC Amp + Line-out Amp
(Ta= 25°C; AVDD=LVDD=TVDD1/2=3.3V, AVSS=DVSS=0V; LDOE pin =H; 信号周波1kHz,
測定周波数=20Hz~20kHz)
Parameter
Min.
Typ.
Max.
Unit
MIC Amp
+
Line-out
Amp
ダイナミック特(差動入力時)
S/(N+D) (0dBFS)
(Note 29)
77
82
dB
(Note 30)
82
dB
Dynamic Range (-60dBFS)
(A-weighted)
(Note 29)
101
104
dB
(Note 30)
93
dB
S/N (A-weighted)
(Note 29)
101
104
dB
(Note 30)
93
dB
アナログ入力
入力電圧(差動入力時)
(Note 27)
(Note 29)
±2.28
±2.51
±2.74
Vp-p
(Note 30)
±0.316
Vp-p
入力電圧(ングルエンド入力時)
(Note 28)
(Note 29)
2.28
2.51
2.74
Vp-p
(Note 30)
0.316
Vp-p
Note 27. 対象となる入力ピンはINP1/INN1, INP2/INN2 です。
Note 28. 対象となる入力ピンはIN1, IN2, IN3, IN4です。
Note 29. MGNL/R[3:0] bits = 0x0 (0dB)
Note 30. MGNL/R[3:0] bits = 0x9 (18dB)
[AK7758]
016003563-J-02-PB 2016/09
- 19 -
8.2. DC特性
(Ta= -40~85°C; AVDD=3.3V, DVDD=1.2V, LVDD=3.0~3.6V, TVDD1/2=1.7~3.6V, AVSS=DVSS=0V)
Parameter
記号
Min.
Typ.
Max.
Unit
ハイレベル入力電圧
VIH
80%LVDD
80%TVDD1
80%TVDD2
V
ローレベル入力電圧
VIL
20%LVDD
20%TVDD1
20%TVDD2
V
SCL, SDAハイレベル入力電圧
VIH2
70%TVDD2
V
SCL, SDAローレベル入力電圧
VIL2
30%TVDD2
V
DMDATハイレベル入力電圧 (DMIC bit = “1”)
VIH3
65%AVDD
V
DMDATローレベル入力電圧 (DMIC bit = “1”)
VIL3
35%AVDD
V
ハイレベル出力電圧Iout= -100A (Note 31)
VOH
TVDD1-0.3
TVDD2-0.3
V
ローレベル出力電圧Iout=100A (Note 32)
VOL
0.3
V
SCL, SDA ーレベル出力電圧
Iout=3mA
TVDD22.0V
VOL2
0.4
V
TVDD22.0V
VOL2
20%TVDD2
V
DMCLKハイレベル出力電圧 Iout = -80A
(DMIC bit = “1”)
VOH3
AVDD-0.4
V
DMCLKローレベル出力電圧 Iout = 80A
(DMIC bit = “1”)
VOL3
0.4
V
入力リーク電流 (Note 33)
Iin
±10
A
入力リーク電流 プルダウン抵抗付きピン
LDOモード(LDOE pin = “H”)かつ
パワーダウン(PDN pin = “L”) (Note 34)
Iid
66
A
入力リーク電流 プルダウン抵抗付きピン
パワーダウン解(PDN pin = “H”) (Note 35)
Iid
77
A
入力リーク電流 XTI pin
lix
17
A
Note 31. XTO pin 除きます。
Note 32. SDA, XTO pinを除きます。
Note 33. プルダウン抵抗付ピンXTI pin を除きます。
Note 34. LRCK, BICK, SDOUT1/MAT0/JX2, SDOUT3/MAT1/JX3, RDY/GP0/SDIN3, SDOUT2/EEST,
STO/GP1/SDOUT4 pin (Typ 50 kΩ@3.3V)
Note 35. LRCK, BICK, SDOUT1/MAT0/JX2, SDOUT3/MAT1/JX3, RDY/GP0/SDIN3 pin
(Typ 46kΩ@3.3V)
[AK7758]
016003563-J-02-PB 2016/09
- 20 -
8.3. 消費電流
(Ta=25C, AVDD=LVDD=3.0~3.6V (Typ.=3.3V, Max.=3.6V), DVDD=1.14~1.3V (Typ.=1.2V,
Max.=1.3V), TVDD1/2=1.7~3.6V (Typ.=3.3V, Max.=3.6V), AVSS=DVSS=0V, fs=48kHz, BICK=64fs,
SDOUT1~4 / LRCK / BICK = Output, CL=20pF)
パラメータ
Min.
Typ.
Max.
単位
動作時消費電流1
(LDOE pin = “L”) (Note 36)
AVDD+LVDD
19
27
mA
TVDD1+TVDD2
1.4
2
mA
DVDD
29
85
mA
動作時消費電流 2
(LDOE pin = “H”) (Note 36)
AVDD+LVDD
51
110
mA
TVDD1+TVDD2
1.4
2
mA
パワーダウン時消費電流1
(PDN pin = “ L”, LDOE pin = “L”)
AVDD+LVDD
10
A
TVDD1+TVDD2
10
A
DVDD
400
A
パワーダウン時消費電流2
(PDN pin = “L”, LDOE pin = “H”)
AVDD+LVDD
1.5
A
TVDD1+TVDD2
1
A
Note 36. DVDDの消費電流は、DSPプログラムの内容によって変化します。
/