AKM AK4133VN Evaluation Board Manual

  • こんにちは!AKMのAKD4133-A評価ボードマニュアルについてご質問にお答えします。このマニュアルには、AK4133デジタルサンプルレートコンバータの評価方法、電源設定、ジャンパー設定、DIPスイッチ設定、測定結果などが詳しく説明されています。どのようなご質問でもお気軽にご相談ください!
  • AKD4133-Aの電源供給方法は?
    AK4118Aの動作モードは?
    オーディオフォーマットの設定方法は?
    AK4133の電源をオフにするには?
[AKD4133-A]
< KM119500> 2015/07
AKD4133-AはステレオのディジタルサンプルレートコンバータAK4133評価ボードです。
ディジタルオーディオインタフェースに対応しており、 光コネクタを介してディジタルオーディオ
機器とインタフェース可能です。また当A/DD/Aコンバータの評価用ボードとのインタフェースを
装備しており、AK4133を容易に評価可能です
オーダリングガイド
AKD4133-A --- AK4133評価用ボード
光ケーブルコネクタ(ディジタルオーディオインタフェース用。データ入力/出力用各1
10ピンヘッダー(AKMAD/DA評価ボード接続用。データ入力/出力用各1
水晶発振回路 (データ出力用)
Figure 1. AKD4133-Aブロック図
AK4133評価ボードRev.0
AKD4133-A
- 1-
[AKD4133-A]
< KM119500> 2015/07
評価ボード外観図
概略図
J604
SW400
U200
SW401
T602
T601
J600
J601
J602
J603
PORT200
PORT300
T600
SW200
SW500
J400
J300
J200
U300
SW300
SW402
SW403
Figure 2. AKD4133-A Board Diagram
説明
(1) U100 ( AK4133 )
SRC (Digital Sample Rate Converter) デバイス
(2) J200, J300 ( BNC Connector for Digital Input/Output )
J200 BNC connector : AK4118A(U200)ディジタル入力
J300 BNC connector : AK4118A(U300)ディジタル出力
(3) PORT200, PORT300 ( Optical Connector )
PORT200 : AK4118A(U200)のディジタル入力(光)
PORT300 : AK4118A(U300)のディジタル出力(光)
(4) J600, J601, J602, J603, J604 ( Power supply )
J600 (DVSS) : GND 供給端子
J601 (+5V) : +5V 電源供給端子
J602 (DVDD) : +3.3V/+1.8V 電源供給端子
J603 (VDD18) : +1.8V 電源供給端子
J604 (D33V) : +3.3V 電源供給端子
(5) U200, U300 ( AK4118A )
AK4118ADIR及びDITとして動作し、X’tal oscillator装備。
Master Modeの時、AK4133入力データを出力し、Slave Modeの時、AK4133出力データを入力。
(6) J400 (BNC Connector)
外部クロック入力端子
(7) SW200, SW300 ( Dip-switch )
Dipスイッチ。AK4118Aのクロック及びオーディオフォーマットを設定。
DIF[2:0] オーディオインタフェースフォーマット設定
OCKS[1:0] マスタークロック周波数設定
(8) SW500 ( Dip-switch )
Dipスイッチ。AK4133のクロック及びオーディオフォーマットを設定。
- 2-
[AKD4133-A]
< KM119500> 2015/07
(9) SW400 ( Toggle switch )
AK4133 Power Down(PDN)用トグルスイッチ。
“H” : PDN = High
“L” : PDN = Low
(10) SW401, SW403 ( Toggle switch )
AK4118A Power Down(PDN)用トグルスイッチ。
“H” : PDN = High
“L” : PDN = Low
(11) SW402 ( Toggle switch )
AK4133 SMUTE用トグルスイッチ。
“H” : SMUTE = High
“L” : SMUTE = Low
(12) T600, T601, T602 ( regulator )
AK4133AK4118A・ロジック回路ブロック向けレギュレータ。
T600 : +5VからDVDD (3.3V)生成用レギュレータ
T601 : +5VからDVDDDV18 (1.8V)生成用レギュレータ
T602 : +5VからD33V (3.3V)生成用レギュレータ
- 3-
[AKD4133-A]
< KM119500> 2015/07
評価ボードマニュアル
操作手順
[1] 電源の設定
[2] ジャンパーピン設定
[3] Dipスイッチ設定
[4] トグルスイッチ設定
- 4-
[AKD4133-A]
< KM119500> 2015/07
[1] 電源の設定
(1-1) 電源設定 : レギュレータ(T600, T601, T602)使用 <出荷時>
電源セットアップ:
名称
設定 (Typ)
詳細
備考
Default
J600
DVSS
Black
0V
グランド
常に接続
0V
J601
+5V
Red
+5V
レギュレータ電源
常に接続
+5V
J602
DVDD
Yellow
+3.3V/+1.8
V
AK4133 DVDD及びロジック
IC用電源
3.3V用レギュレータ使用
デフォルト:
JP601=3.3V short
JP600=REG short
個別供給端子使用時:
JP601=DVDD short
1.8V用レギュレータ使用
JP600=+1.8V short
JP601=REG short.
OPEN
JP600=3.3V short
JP601=REG short
J603
DV18
Yellow
+1.8V
AK4133 DV18用電源
1.8V用レギュレータ使用
デフォルト:
JP602=REG short
個別供給端子使用時:
JP602=DV18 short
OPEN
JP602= REG
short
J604
D33V
Yellow
+3.3V
AK4118A 3.3V VDD及びロジ
ックIC用電源
3.3V用レギュレータ使用
デフォルト:
JP603=REG short
個別供給端子使用時:
JP603=D33V short
OPEN
JP603=REG short
Table 1-1. 源の設定 (デフォルト:レギュレータ使用時)
(1-2) 電源用ジャンパー設定:
レギュレータより供給される各電源向けジャンパーの役割は以下の通り。
各電源向けジャンパー接続:
名称
設定
詳細
Default
JP600
DVDD-VSEL1
DVDD3.3V又は1.8V
ギュレータ電源選択
AK4133及びロジックICDVDD電圧選択:
JP801=+3.3V short3.3Vレギュレータ使用
JP801=+1.8V short1.8Vレギュレータ使用
+3.3V
JP600=+3.3V short
JP601
DVDD-VSEL2
DVDD用レギュレータ電
源又はJack入力選択
AK4133及びロジックICDVDD選択:
JP601=REG short:レギュレータ使用
JP601=DVDD shortJack入力使用
REG
JP601=REG short
JP602
DV18-VSEL
DV18用レギュレータ電源
又はJack入力選択
AK4133DV18選択:
JP602=REG short1.8Vレギュレータ使用
JP602=DV18 shortJack入力使用
REG
JP602=REG short
JP603
D33V-VSEL
D33V用レギュレータ電源
又はJack入力選択
ロジックICD33V選択:
JP603=REG short3.3Vレギュレータ使用
JP603=D33V shortJack入力使用
REG
JP603=REG short
JP100
DVDD-SEL
ショート
未使用
JP100=short
JP101
DV18-SEL
DV18用外部電源又は
AK4133 LDO電源選択
AK4133DV18電圧選択:
JP101= open and JP602= short
AK4133 LDO使用
JP101=short and JP602=short
外部入力電源使用
+1.8V
JP101=short
JP602=short
Table 1-2. 電源用ジャンパー
- 5-
[AKD4133-A]
< KM119500> 2015/07
[2] Jumperピン及びPortピン設定
No
名称
Default
詳細
1
JP100
DVDD-SEL
Short
未使用
2
JP101
DV18-SEL
Short
DV18選択
OpenAK4133 DV18 pin = open
ShortAK4133 DV18 pin =1.8V経路接続 (default)
3
JP200
RXDATA-SEL
OPT
RXDataOPT/COAX入力選択
(DIRAK4118A)
OPT:光入力
COAXCOAX(BNC)入力
4
JP300
MCLK-T-SEL
2-3pin short
TXMCLK選択
1-2pin:外部MCLK選択JP400
2-3pin:クリスタル選択(default)
5
JP301
XTO
Short
TXMCLK選択
Short:クリスタル選択 (default)
Open:外部MCLK使用時選択
6
JP302
TXDATA-SEL
OPT
TXDataOPT/COAX入力選択
(DIRAK4118A)
OPT:光入力
COAXCOAX(BNC)入力
7
JP400
BICK-R-SEL
DIR
RXBICK選択
DIRBICK-4118A-R(DIR) (default)
PORT400PORT400-IBICK
8
JP401
BICK-R-PHASE
THR
BICK-R-SEL出力の極性(非反転/反転出力)選択
THR:非反転出力 (default)
INV:反転出力
9
JP404
LRCK-R-SEL
DIR
RXLRCK選択
DIRLRCK-4118A-R(DIR) (default)
PORT400PORT400-ILRCK
10
JP406
SDTI-R-SEL
DIR
RXDATA選択
DIRSDTO-4118A-R(DIR) (default)
PORT400PORT400-SDTI
11
JP402
BICK-T-SEL
DIT
TXBICK選択
DITBICK-4118A-T(DIT) (default)
PORT401PORT401-OBICK
12
JP403
BICK-T-PHASE
THR
BICK-T-SEL出力の極性(非反転/反転出力)選択
THR:非反転出力 (default)
INV:反転出力
13
JP405
LRCK-T-SEL
DIT
Tx LRCK選択
DITLRCK-4118A-T(DIT) (default)
PORT401PORT401-OLRCK
15
JP407
未使用
16
JP408
MCLK-T-SEL
GND
Tx MCLK選択
DITMCLK-4118A-T(DIT) (default)
PORT401PORT401-OMCLK
EXT:外部MCLK (JACK: J400 EXT-MCLK)入力
GNDDVSS short
17
PORT400
RX-PORT
Open
Open:入力なし (default)
MonitorRX側の データ/クロック入力
- 6-
[AKD4133-A]
< KM119500> 2015/07
18
PORT401
TX-PORT
Open
Open:入出力なし (default)
MonitorTX側のデータ/クロック入出力
19
JP500
未使用
20
JP501
未使用
Table 2-1. Jumper pin 設定
- 7-
[AKD4133-A]
< KM119500> 2015/07
[3] DIP switches 設定
(3-1). SW200 / SW300の設
(AK4118A(U200 / U300)Audio Format 及び Master Clock の設定 )
No.
スイッチ名
詳細
Default
1
DIF2
DIF2 pin設定
H
2
DIF1
DIF1 pin設定
L
3
DIF0
DIF0 pin設定
H
4
OCKS1
OCKS1 pin設定
L
5
OCKS0
OCKS0 pin設定
L
Table 3-1. SW200 / SW300 設定
Mode
DIF2 pin
DIF1 pin
DIF0 pin
DAUX
SDTO
LRCK
BICK
DIF2 bit
DIF1 bit
DIF0 bit
I/O
I/O
0
0
0
0
24bit, Left
justified
16bit, Right
justified
H/L
O
64fs
O
1
0
0
1
24bit, Left
justified
18bit, Right
justified
H/L
O
64fs
O
2
0
1
0
24bit, Left
justified
20bit, Right
justified
H/L
O
64fs
O
3
0
1
1
24bit, Left
justified
24bit, Right
justified
H/L
O
64fs
O
4
1
0
0
24bit, Left
justified
24bit, Left
justified
H/L
O
64fs
O
5
1
0
1
24bit, I
2
S
24bit, I
2
S
L/H
O
64fs
O
Default
6
1
1
0
24bit, Left
justified
24bit, Left
justified
H/L
I
64-128fs
I
7
1
1
1
24bit, I
2
S
24bit, I
2
S
L/H
I
64-128fs
I
Table 3-2. Audio format (AK4118A)
OCKS1 pin
OCKS0 pin
(Xtal)
MCKO1
MCKO2
fs (max)
OCKS1 bit
OCKS0 bit
0
0
256fs
256fs
256fs
96 kHz
Default
0
1
256fs
256fs
128fs
96 kHz
1
0
512fs
512fs
256fs
48 kHz
1
1
128fs
128fs
64fs
192 kHz
Table 3-3. Master Clock 周波数 選択 (AK4118A)
(3-2). SW500 (AK4133 (U100) )の設定
No.
スイッチ名
詳細
Default
1
SD
Digital Filter制御信号SD設定
L
2
CM0
Clock又はMode制御信号CM設定
H
3
CM1
Clock又はMode制御信号CM設定
L
4
TEST
TESTピン設定
L
5
SEL33
未使用
L
6
VSEL
Digital電源設定
L: DV18は出力
H: DV18に電源供給
L
7
ODIF
出力ポートのAudio Interface Format制御信号ODIF1設定
H
8
IDIF
Digital入力Format信号IDIF設定
H
Table 3-4. SW500 設定 (AK4133)
- 8-
[AKD4133-A]
< KM119500> 2015/07
[4] Toggle switches 設定
Up=H, Down=L
[SW400] ( AK4133Power Down (PDN))
AK4133(U100)Power Down (PDN) スイッチです。
電源投入後、必ず一度、SW400を“L”に倒して、AK4133(U100)のリセットを行います。
AK4133動作中は、常に“H”側にしておきます。
[SW401] (AK4118A-RxPower Down (PDN))
AK4118A(U200 Rx)Power Down (PDN) スイッチです
電源投入後、必ず一度、SW401を“L”に倒して、AK4118A(U200)のリセットを行います。
AK4118A動作中は、常に“H”側にしておきます。
[SW402] ( AK4133 SMUTE)
AK4133(U100)SMUTEスイッチです。
SMUTE ONの場SW402を“L”に倒します。
[SW403] ( AK4118A-TxPower Down (PDN))
AK4118A(U300 Rx)Power Down (PDN) スイッチです。
電源投入後、必ず一度、SW402を“L”に倒して、AK4118A(U300)のリセットを行います。
AK4118A動作中は、常に“H”側にしておきます。
- 9-
[AKD4133-A]
< KM119500> 2015/07
測定結果
[Measurement condition]
Measurement unit : Audio Precision SYS-2722 (No.00095)
Power Supply : DVDD=3.3V (VSEL=L)
Band width : 20Hz FSO/2
Resolution (Bit) : 24bit
XTI Input : Use XTal (X300)
Output PORT : Slave Mode
Temperature : Room
[Measurement Result]
SRC Characteristics
SDTO
Unit
Lch
Rch
THD+N (Input = 1kHz, 0dBFS)
FSO/FSI = 48kHz/48kHz
111.8
111.9
dB
FSO/FSI = 44.1kHz/48kHz
106.7
106.7
dB
FSO/FSI = 48kHz/192kHz
111.0
111.1
dB
Worst Case (FSO/FSI = 44.1kHz/96kHz)
105.4
105.4
dB
Dynamic Range (Input = 1kHz, 60dBFS)
FSO/FSI = 48kHz/48kHz
112.2
112.2
dB
FSO/FSI = 48kHz/44.1kHz
112.6
112.6
dB
FSO/FSI = 48kHz/192kHz
111.7
111.7
dB
Worst Case (FSO/FSI = 44.1kHz/192kHz)
111.8
111.8
dB
Dynamic Range (Input = 1kHz, 60dBFS, A-weighted)
FSO/FSI = 48kHz/48kHz
115.1
115.2
dB
- 10-
[AKD4133-A]
< KM119500> 2015/07
[Plots]
Figure 5-1. FFT Plot (Input = 0dBFS)
Figure 5-2. FFT Plot (Input = -60dBFS)
-180
+0
-160
-140
-120
-100
-80
-60
-40
-20
d
B
F
S
20 20k 50 100 200 500 1k 2k 5k 10k
Hz
-180
+0
-160
-140
-120
-100
-80
-60
-40
-20
d
B
F
S
20 20k 50 100 200 500 1k 2k 5k 10k
Hz
AK4133 FFT
FSO/FSI=44.1kHz/48kHz, 1kHz/0dBFS Input
AK4133 FFT
FSO/FSI=44.1kHz/48kHz, 1kHz/-60dBFS Input
- 11-
[AKD4133-A]
< KM119500> 2015/07
Figure 5-3. THD+N vs. Input Frequency (Input = 0dBFS)
Figure 5-4. THD+N vs. Input Frequency (Input = -60dBFS)
-120
-90
-117.5
-115
-112.5
-110
-107.5
-105
-102.5
-100
-97.5
-95
-92.5
d
B
F
S
20 20k 50 100 200 500 1k 2k 5k 10k
Hz
-120
-100
-118
-116
-114
-112
-110
-108
-106
-104
-102
d
B
F
S
20 20k 50 100 200 500 1k 2k 5k 10k
Hz
AK4133 THD+N vs. Input Frequency
FSO/FSI=44.1kHz/48kHz, 0dBFS Input
AK4133 THD+N vs. Input Frequency
FSO/FSI=44.1kHz/48kHz, -60dBFS Input
- 12-
[AKD4133-A]
< KM119500> 2015/07
Figure5-5. Frequency Response (FSO=44.1kHz)
Figure5-6. Frequency Response (FSO=48kHz)
-10
+1
-9
-8
-7
-6
-5
-4
-3
-2
-1
-0
d
B
F
S
2k 22k 4k 6k 8k 10k 12k 14k 16k 18k 20k
Hz
-10
+1
-9
-8
-7
-6
-5
-4
-3
-2
-1
-0
d
B
F
S
2.5k 22.5k 5k 7.5k 10k 12.5k 15k 17.5k 20k
Hz
TTTTTT
FSI=96k
Hz
FSI=48k
Hz
FSI=44.1k
Hz
FSI=96k
Hz
FSI=48k
Hz
AK4133 Frequency Response
FSI=44.1kHz/48kHz/96kHz/192kHz
FSO=44.1kHz, 0dBFS Input
AK4133 Frequency Response
FSI=48kHz/96kHz/192kHz
FSO=48kHz, 0dBFS Input
FSI: Blue=48kHz/Red=96kHz /Green=192kHz
FSI: Yellow=44.1kHz/Blue=48kHz/Red=96kHz /Gre en=192kHz
FSI=192
kHz
FSI=192
kHz
- 13-
[AKD4133-A]
< KM119500> 2015/07
REVISION HISTORY
Date
(YY/MM/DD)
Manual
Revision
Board
Revision
Reason
Page
Contents
15/07/22
KM119500
0
First edition
-
- 14-
[AKD4133-A]
< KM119500> 2015/07
0.
使
1. 使
使 合は、
使
2.
使
使
使
使
3. 、信 、電
使
4.
使
、「 貿
。本
使
使
5.
使 、特 使 RoHS指令
、適 調 、か 使
、弊
6. 使 使
い。
7. 、弊 、転
- 15-
5
5
4
4
3
3
2
2
1
1
E E
D D
C C
B B
A A
DV18
Cap Dip open + 1pin Socket (PDN Cap)
CM0
CM1
DVSS
OMCLK
OLRCK
OBICK
SDTO
SD
ODIF
SMUTE
ILRCK
IBICK
SDTI
IDIF
SRCEN
TEST
DVDD
PDN
VSEL
DVSS
DVSS
CM0
CM1
DV18
OMCLK
SDTO
OBICK
OLRCK
SD
ODIF
SRCEN
ILRCK
IBICK
SDTI
IDIF
TEST
SMUTE
DVDD
PDN
VSEL
SEL33
Title
Size Document Number Rev
Date: Sheet of
<AK4133>
<0>
<AKD4133-A>
A3
1 6
Friday, October 24, 2014
Title
Size Document Number Rev
Date: Sheet of
<AK4133>
<0>
<AKD4133-A>
A3
1 6
Friday, October 24, 2014
Title
Size Document Number Rev
Date: Sheet of
<AK4133>
<0>
<AKD4133-A>
A3
1 6
Friday, October 24, 2014
R108 0
TP102
R106 0
TP114
R100
0
R105 0
R117
0
TP107
CN103
6pin_4
19
20
21
22
23
24
R103
0
TP118
TP120
TP106
+
C101
10u
R112 0
TP115
CN101
6pin_2
7
8
9
10
11
12
R114
0
JP100
DVDD-SEL
R102
0
TP119
TP113
R118
0
TP110
TP109
TP111
R107 0
R113 0
TP104
C103
0.1u
TP112
R101
0
R104 0
U100
AK4133
SD
1
SMUTE
2
CM0
3
CM1
4
TEST
5
ILRCK
6
IBICK
7
SDTI
8
OMCLK
9
OLRCK
10
OBICK
11
SDTO
12
DV18
13
DVSS
14
DVDD
15
VSEL
16
PDN
17
ODIF
18
IDIF
19
SRCE_N
20
TP116
R111 0
TP101
TP105
R109 0
CN102
6pin_3
13
14
15
16
17
18
C102
0.1u
R110 0
C104 open
TP100
TP103
CN100
6pin_1
1
2
3
4
5
6
TP117
+
C100
10u
TP108
R116
0
R115
0
JP101
DV18-SEL
- 16-
5
5
4
4
3
3
2
2
1
1
E E
D D
C C
B B
A A
OCKS0
H
L
DIF2
DIF1
DIF0
OCKS1
X200 Frequency Check -> 12.288MHz
+ 1pin Socket (AK4118 Xtal)
OPT
COAX
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
OCKS0-R
OCKS0-R
SDTO-4118A-R
OCKS1-R
LRCK-4118A-R
D33V
D33V
D33V
OCKS1-R
D33V
D33V
INT0-R
PDN-R
BICK-4118A-R
Title
Size Document Number Rev
Date: Sheet of
<AK4118A-DIR>
<0>
<AKD4133-A>
A3
2 6
Tuesday, October 21, 2014
Title
Size Document Number Rev
Date: Sheet of
<AK4118A-DIR>
<0>
<AKD4133-A>
A3
2 6
Tuesday, October 21, 2014
Title
Size Document Number Rev
Date: Sheet of
<AK4118A-DIR>
<0>
<AKD4133-A>
A3
2 6
Tuesday, October 21, 2014
JP200
RXDATA-SEL
U200
AK4118A
IPS0/RX4
1
NC
2
DIF0/RX5
3
TEST2
4
DIF1/RX6
5
VSS1
6
DIF2/RX7
7
IPS1/IIC
8
P/SN
9
XTL0
10
XTL1
11
TVDD
13
NC/GP1
14
TX0/GP2
15
TX1/GP3
16
BOUT/GP4
17
COUT/GP5
18
UOUT/GP6
19
VOUT/GP7
20
DVDD
21
VSS2
22
MCKO1
23
BICK
26
MCKO2
27
DAUX
28
XTO
29
XTI
30
PDN
31
CM0/CDTO/CAD1
32
CM1/CDTI/SDA
33
OCKS1/CCLK/SCL
34
OCKS0/CSN/CAD0
35
INT0
36
AVDD
38
R
39
VCOM
40
VSS3
41
RX0
42
NC
43
RX1
44
TEST1
45
RX2
46
VSS4
47
RX3
48
VIN/GP0
12
LRCK
24
SDTO
25
INT1
37
R200
51
C208
0.1u
C205 0.1u
L200 47uH
1 2
+
C201
10u
C209
0.1u
+
C210
10u
SW200
1
2
3
4
5
10
9
8
7
6
C200
0.1u
TP200
RX-OPT
+
C211
10u
R203 10k
C207 5p
PORT200
RX-OPT
OUT
1
VCC
3
GND
2
J200
RX-COAX
12
3
4
5
R204 10k
C204
0.47u
R206 10k
X200
12.288MHz
12
R202
75
R205 10k
+
C202 10u
R207 10k
C203 0.1u
R201 10k
C206 5p
- 17-
5
5
4
4
3
3
2
2
1
1
D D
C C
B B
A A
OCKS0
H
L
DIF2
DIF1
DIF0
OCKS1
X300 Frequency Check -> 12.288MHz
+ 1pin Socket (AK4118 Xtal)
OPT
COAX
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS DVSS
DVSS
OCKS0-T
OCKS0-T
OCKS1-T
LRCK-4118A-T
MCLK-4118A-T
D33V
D33V
D33V
OCKS1-T
D33V
D33V
INT0-T
PDN-T
DAUX-4118A-T
BICK-4118A-T
EXT-MCLK-T
Title
Size Document Number Rev
Date: Sheet of
<AK4118A-DIT>
<0>
<AKD4133-A>
A3
3 6
Tuesday, October 21, 2014
Title
Size Document Number Rev
Date: Sheet of
<AK4118A-DIT>
<0>
<AKD4133-A>
A3
3 6
Tuesday, October 21, 2014
Title
Size Document Number Rev
Date: Sheet of
<AK4118A-DIT>
<0>
<AKD4133-A>
A3
3 6
Tuesday, October 21, 2014
JP300
MCLK-T-SEL
C309
0.1u
TP300
TX-OPT
R302 10k
PORT300
TX-OPT
GND
1
VCC
2
IN
3
U300
AK4118A
IPS0/RX4
1
NC
2
DIF0/RX5
3
TEST2
4
DIF1/RX6
5
VSS1
6
DIF2/RX7
7
IPS1/IIC
8
P/SN
9
XTL0
10
XTL1
11
TVDD
13
NC/GP1
14
TX0/GP2
15
TX1/GP3
16
BOUT/GP4
17
COUT/GP5
18
UOUT/GP6
19
VOUT/GP7
20
DVDD
21
VSS2
22
MCKO1
23
BICK
26
MCKO2
27
DAUX
28
XTO
29
XTI
30
PDN
31
CM0/CDTO/CAD1
32
CM1/CDTI/SDA
33
OCKS1/CCLK/SCL
34
OCKS0/CSN/CAD0
35
INT0
36
AVDD
38
R
39
VCOM
40
VSS3
41
RX0
42
NC
43
RX1
44
TEST1
45
RX2
46
VSS4
47
RX3
48
VIN/GP0
12
LRCK
24
SDTO
25
INT1
37
C304 5p
C301 0.1u
R303 10k
R300 10k
T300
DA-02F
R304 10k
SW300
1
2
3
4
5
10
9
8
7
6
JP301XTO
C302
0.47u
J300
TX-COAX
12
3
4
5
C306
0.1u
C310
0.1u
R305 10k
C305
0.1u
C303 5p
R306
240
X300
12.288MHz
12
+
C307
10u
+
C308
10u
R307
150
JP302
TXDATA-SEL
+
C300 10u
R301 10k
- 18-
5
5
4
4
3
3
2
2
1
1
D D
C C
B B
A A
HL HL
HL
IBICK
ILRCK
SDTI
OMCLK
OBICK
OLRCK
SDTO
DIT
THR
INV
GND
PORT401
DIT
EXT
DIT
PORT401
DIT
PORT401
PORT400
DIR
DIR
PORT400
DIR
PORT400
THR
INV
HL
BICK-R-THR
BICK-R-INV
OBICK-T
BICK-T-INV
BICK-T-THR
PORT401-OMCLK
BICK-T-THR
BICK-T-INV
OLRCK-T
SDTO-T
PORT401-OBICK
PORT401-OLRCK
PORT400-SDTI
PORT400-ILRCK
PORT400-IBICK
PORT400-SDTI
PORT400-IBICK
PORT400-ILRCK
BICK-R0
LRCK-R0
ISDTI-R0
BICK-R-INV
BICK-R-THR
DAUX-4118A-T
PORT401-OLRCK
PORT401-OBICK
PORT401-OMCLK
DVSS
DVSS DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
D33V
D33V
PDN0
PDN-T
D33V
D33V
PDN-R
D33V
MCLK-4118A-T
OMCLK0
OBICK-T
OLRCK-T
SDTO-T
BICK-4118A-T
LRCK-4118A-T
D33V
IBICK-R
ILRCK-R
SDTO-4118A-R
SDTI-R
BICK-4118A-R
LRCK-4118A-R
EXT-MCLK-T
SDTO
INT0-T
INT0-R
SRCEN0
SMUTE0
Title
Size Document Number Rev
Date: Sheet of
<LOGIC1>
<0>
<AKD4133-A>
A3
4 6
Tuesday, July 21, 2015
Title
Size Document Number Rev
Date: Sheet of
<LOGIC1>
<0>
<AKD4133-A>
A3
4 6
Tuesday, July 21, 2015
Title
Size Document Number Rev
Date: Sheet of
<LOGIC1>
<0>
<AKD4133-A>
A3
4 6
Tuesday, July 21, 2015
R405 10k
C404
0.1u
JP408
OMCLK-SEL
D402
HSU119
KA
JP404
LRCK-R-SEL
SW402
SMUTE
2
1
3
LE401 SRCEN
2 1
R415
10k
R402 10k
J400
EXT-MCLK
12
3
4
5
C405
0.1u
PORT401
TX-PORT
R401 10k
C403
0.1u
R404 10k
R416
10k
R406 10k
U400
74HC14P
GND
7
1A
1
3A
5
5A
11
5Y
10
3Y
6
1Y
2
2Y
4
4Y
8
6Y
12
6A
13
4A
9
2A
3
VCC
14
D403
HSU119
KA
JP400
BICK-R-SEL
C400
0.1u
R400 10k
JP405
LRCK-T-SEL
C402
0.1u
R412 1k
R403
51
PORT400
RX-PORT
TP404
SDTI-R0
JP409
EXT-MCLK
TP401
OBICK-T
TP400
BICK-R
R413 0
SW400
PDN
2
1
3
TP405
SDTO-T
R411 1k
R408
open
JP402
BICK-T-SEL
R410
10k
D400
HSU119
KA
JP401
BICK-R-PHASE
R407 10k
D401
HSU119
KA
JP406
SDTI-R-SEL
C401
0.1u
JP403
BICK-T-PHASE
LE400INT0-T
21
R414 0
SW403
PDN-T
2
1
3
R409
10k
SW401
PDN-R
2
1
3
TP406
OMCLK
U401
74HC14P
GND
7
1A
1
3A
5
5A
11
5Y
10
3Y
6
1Y
2
2Y
4
4Y
8
6Y
12
6A
13
4A
9
2A
3
VCC
14
TP403
OLRCK-T
TP402
LRCK-R
LE402 INT0-R
2 1
- 19-
5
5
4
4
3
3
2
2
1
1
D D
C C
B B
A A
DVDD -> D33V
D33V -> DVDD
U500 (Buffer)
10pin=DVSS
20pin=DVDD
D33V -> DVDD
DVDD -> D33V
for U500 74VCX541
SEL33
H
L
SD
CM0
CM1
TEST
VSEL
ODIF
IDIF
U504 (NAND)
7pin=DVSS
14pin=D33V
for U504 74VCX00
D33V -> DVDD
CM0
CM1
TEST
SD
VSEL
ODIF0
IDIF0
SEL33
CM10
CM00
CM1
CM0
CM10
CM00
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
DVSS
ILRCK
SDTI
IBICK
OBICK-T
OLRCK-T
ILRCK-R
IBICK-R
DAUX-4118A-T
SDTI-R
DVDD
PDN0
DVDD
PDN
TEST
SD
VSEL
SEL33
DVDD
D33V
SRCEN0
SRCEN
SDTO-T
OBICK
OLRCK
CM1
CM0
IDIF
ODIF
SMUTE0
SMUTE
OMCLK0
OMCLK
D33V
D33V
D33V
Title
Size Document Number Rev
Date: Sheet of
<LOGIC2>
<0>
<AKD4133-A>
A3
5 6Tuesday, July 21, 2015
Title
Size Document Number Rev
Date: Sheet of
<LOGIC2>
<0>
<AKD4133-A>
A3
5 6Tuesday, July 21, 2015
Title
Size Document Number Rev
Date: Sheet of
<LOGIC2>
<0>
<AKD4133-A>
A3
5 6Tuesday, July 21, 2015
R506 51
R525 51
R510 51
U504
74VCX00
1A
1
1B
2
2A
4
2B
5
3A
9
3B
10
1Y
3
2Y
6
3Y
8
4Y
11
4A
12
4B
13
R543 10k
R555 0
U500
74VCX541
A1
2
A2
3
A3
4
A4
5
A5
6
A6
7
A7
8
A8
9
G1
1
G2
19
Y1
18
Y2
17
Y3
16
Y4
15
Y5
14
Y6
13
Y7
12
Y8
11
R541 10k
R503 51
R507 51
R516 51
SW500
SW DIP-8
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
R524 0
R523 0
R515 51
U505
74VCX125
A1
2
A2
5
A3
9
A4
12
1OE
1
2OE
4
Y1
3
Y2
6
Y3
8
Y4
11
3OE
10
4OE
13
VCC
14
GND
7
R508 51
R517 0
R511 51
R514 0
R536 0
U502
74VCX125
A1
2
A2
5
A3
9
A4
12
1OE
1
2OE
4
Y1
3
Y2
6
Y3
8
Y4
11
3OE
10
4OE
13
VCC
14
GND
7
R556 0
R557 0
R518 51
R545 10k
R530 51
U501
74VCX125
A1
2
A2
5
A3
9
A4
12
1OE
1
2OE
4
Y1
3
Y2
6
Y3
8
Y4
11
3OE
10
4OE
13
VCC
14
GND
7
C500
0.1u
R549 51
R512 51
R546 10k
R528 0
R505 51
R544 10k
R542 10k
R504 51
C505
0.1u
U503
74VCX125
A1
2
A2
5
A3
9
A4
12
1OE
1
2OE
4
Y1
3
Y2
6
Y3
8
Y4
11
3OE
10
4OE
13
VCC
14
GND
7
R554 51
R519 51
R550 51
R553 51
C502
0.1u
C503
0.1u
R522 0
R527 51
R501 51
C501
0.1u
R521 0
R535 0
C504
0.1u
R551 0
R548 10k
R520 0
R526 51
R513 51R509 51
R529 0
R552 0
R500 51
R547 10k
R502 51
- 20-
/