AKM AK4137EQ Evaluation Board Manual

タイプ
Evaluation Board Manual
[AKD4137-A]
< KM117203> 2019/07
AKD4137-AはステレオのディジタルサンプルレートコンバータAK4137評価ボードです。
ディジタルオーディオインタフェースに対応しており、 光コネクタを介してディジタルオーディオ機
器とインタフェース可能です。また当社A/DD/Aコンバータの評価用ボードとのインタフェースを
備しており、AK4137を容易に評価可能です。
オーダリングガイド
AKD4137-A --- AK4137評価用ボード
コントロールソフト同梱
光ケーブルコネクタ(ディジタルオーディオインタフェース用。データ入力/出力用各1
10ピンヘッダー(AKMAD/DA評価ボード接続用。データ入力/出力用各1
水晶発振回 (データ入力/出力用各1)
Figure 1. AKD4137ブロック図
回路図は文末に添付。
AK4137評価ボードRev.2
AK
D4137
-
A
- 1-
[AKD4137-A]
< KM117203> 2019/07
評価ボード外観図
概略図
J802
SW400
U2
U1
SW602
SW401
T2
T1
J801
J804
J800
J803
U701
PORT1
PORT2
SW300
U700
J401
T3
J600
SW603
SW600 SW601
J400
J300
J200
U3
SW200
SW402
SW403
Figure 2. AKD4137-A Board Diagram
説明
(1) U1 ( AK4137 )
SRC (Digital Sample Rate Converter) デバイス
(2) J200, J300 ( BNC Connector for Digital Input/Output )
J200 BNC connector : AK4118A(U2)のディジタル入力
J300 BNC connector : AK4118A(U3)のディジタル出力
(3) PORT1, PORT2 ( Optical Connector )
PORT1 : AK4118A(U2)のディジタル入力(光)
PORT2 : AK4118A(U3)のディジタル出力(光)
(4) J800, J801, J802, J803, J804 ( Power supply )
J800 (+5V) : +5V 電源供給端子
J801 (DVDD) : 3.3V/1.8V 電源供給端子
J802 (VDD18) : 1.8V 電源供給端子
J803 (D33V) : 3.3V 電源供給端子
J804 (DVSS) : GND 供給端子
(5) U2, U3 ( AK4118A )
AK4118ADIR及びDITとして動作し、X’tal oscillator装備。
Master Modeの時、AK4137入力データを出力し、Slave Modeの時、AK4137出力データを入力。
(6) U700 ( PIC18F4550 )
USB制御用。 USB Port(U701)を介して、AK4558レジスタをPCよりセットアップ。
(7) J400, J401 (BNC Connector)
外部クロック入力端子
(8) SW200, SW300 ( Dip-switch )
Dipスイッチ。AK4118Aのクロック及びオーディオフォーマットを設定。
DIF[2:0] オーディオインタフェースフォーマット設定
OCKS[1:0] マスタークロック周波数設定
- 2-
[AKD4137-A]
< KM117203> 2019/07
(9) SW600, SW601, SW602, SW603 ( Dip-switch )
Dipスイッチ。AK4137のクロック及びオーディオフォーマット、フィルタを設定。
(10) SW400 ( Toggle switch )
AK4137 Power Down(PDN)向けトグルスイッチ。
“H” : PDN = High
“L” : PDN = Low
(11) SW401, SW402 ( Toggle switch )
AK4118A Power Down(PDN)向けトグルスイッチ。
“H” : PDN = High
“L” : PDN = Low
(12) SW403 ( Toggle switch )
AK4137 Mute(SMUTE)向けトグルスイッチ。
“H” : SMUTE = High
“L” : SMUTE = Low
(13) T1, T2, T3 ( regulator )
AK4137AK4118A・ロジック回路ブロック向けレギュレータ。
T1 : +5VからDVDD (3.3V)生成用レギュレータ
T2 : +5VからDVDDDV18 (1.8V)生成用レギュレータ
T3 : +5VからD33V (3.3V)生成用レギュレータ
- 3-
[AKD4137-A]
< KM117203> 2019/07
評価ボードマニュアル
操作手順
[1] 電源の設定
[2] ジャンパーピン設
[3] Dipスイッチ設定
[4] トグルスイッチ設
[5] レジスタ制御 (Serial control)
[6] 評価モード
- 4-
[AKD4137-A]
< KM117203> 2019/07
[1] 電源の設定
(1-1) 電源設定 : レギュレータ(T1, T2, T3)使用 <出荷時>
電源セットアップ:
名称 設定 (Typ) 詳細 備考
Default
J800 +5V Red +5V
レギュレータ電源 常に接続
+5V
J801 DVDD Green +3.3V/+1.8V
AK4137 DVDD及びロジック
IC用電源
3.3V用レギュレータ使用
デフォルト:
JP801=3.3V short
JP800=REG short
個別供給端子使用時:
JP800=JACK short
1.8V用レギュレータ使用
JP801=1.8V short
JP800=REG short.
OPEN
JP801=3.3V short
JP800=REG short
J802 DV18 Green +1.8V
AK4137 DV18用電源 1.8V用レギュレータ使用
デフォルト:
JP802=REG short
個別供給端子使用時:
JP802=JACK short
OPEN
JP802= open
J803 D33V Green +3.3V
AK4118A 3.3V VDD及びロジ
ックIC用電源
3.3V用レギュレータ使用
デフォルト:
JP803=REG short
個別供給端子使用時:
JP8
03=JACK short
OPEN
JP803=REG short
J706 DVSS Black 0V
グランド 常に接続
0V
Table 1-1. 電源の設定 (デフォルト:レギュレータ使用)
- 5-
[AKD4137-A]
< KM117203> 2019/07
(1-2) 電源用ジャンパー設定:
レギュレータより供給される各電源向けジャンパーの役割は以下の通り。
各電源向けジャンパー接続:
名称 設定 詳細
Default
JP800 DVDD-SEL
DVDD用レギュレータ電源
又はJack入力選択
AK4137及びロジックICDVDD選択:
JP800=REG short:レギュレータ使用
JP800=JACK shortJack入力使用
REG
JP800=REG short
JP801 DVDD-VSEL
DVDD3.3V又は1.8Vレギ
ュレータ電源選択
AK4137及びロジックICDVDD電圧選択:
JP801=3.3V short3.3Vレギュレータ使用
JP801=1.8V short1.8Vレギュレータ使用
REG
JP801=3.3V short
JP802 DV18-SEL
DV18用レギュレータ電源
又はJack入力選択
AK4137DV18選択:
JP802=REG short1.8Vレギュレータ使用
JP802=JACK shortJack入力使用
OPEN
JP802=Open
JP803 D33V-SEL
D33V用レギュレータ電源
又はJack入力選択
ロジックICD33V選択:
JP803=REG short3.3Vレギュレータ使用
JP803=D3.3V shortJack入力使用
REG
JP803=REG short
JP100 DV18-SEL
DV18用外部電源又は
AK4137 LDO電源選択
AK4137DV18電圧選択:
JP100=short and JP802=open
AK4137 LDO使用
JP100=short and JP802=short
外部入力電源使用
LDO power
JP100=short
JP802=open
Table 1-2. 電源用ジャンパー
- 6-
[AKD4137-A]
< KM117203> 2019/07
[2] Jumperピン及びPortピン設定
No 名称 Default 詳細
1 JP100 DV18-SEL Short DV18選択
OpenAK4137 DV18 pin = open
ShortAK4137 DV18 pin =1.8V経路接続 (default)
2 JP200 RXDATA-SEL OPT RXDataOPT/COAX入力選択
(DIRAK4118A)
OPT:光入力
COAXCOAX(BNC)入力
3 JP300 TXDATA-SEL OPT TXDataOPT/COAX出力選択
(DITAK4118A)
OPT:光出力
COAXCOAX(BNC)出力
4 JP400 BICK-R-SEL DIR RXBICK選択
DIRBICK-4118A-R(DIR) (default)
PORT400PORT400-IBICK
GNDDVSS short
5 JP401 BICK-R-PHASE THR BICK-R-SEL出力の極性(非反転/反転出力)選択
THR:非反転出力 (default)
INV:反転出力
6 JP402 LRCK-R-SEL DIR RXLRCK選択
DIRLRCK-4118A-R(DIR) (default)
PORT400PORT400-ILRCK
GNDDVSS short
7 JP403 SDTI-R-SEL DIR RXDATA選択
DIRSDTO-4118A-R(DIR) (default)
PORT400PORT400-SDTI
GNDDVSS short
8 JP404 MCLK-R-SEL DIR RXMCLK選択
DIRMCLK-4118A-R(DIR) (default)
PORT400PORT400-IMCLK
EXT:外部MCLK (JACKJ400 EXT-R)入力
GNDDVSS short
9 JP405 EXT-R Open Open: 未入力 (default)
Short: 外部MCLK (JACKJ400 EXT-R)入力
10 JP406 TDMI-EXT-SEL Open TDMIデータ選択
PORT400PORT400-SDTI(DIR)
PORT401PORT401-SDTO(DIT)
EXT:外部TDMI (JP407TDMI-EXT)入力
GND: DVSS short
11 JP407 TDMI-EXT Open Open:外部TDMI (JP407TDMI-EXT)入力
ShortDVSS short
12 JP408 BICK-T-SEL DIT TXBICK選択
DITBICK-4118A-T(DIT) (default)
PORT401PORT401-OBICK
GNDDVSS short
13 JP409 BICK-T-PHASE THR BICK-T-SEL出力の極性(非反転/反転出力)選択
THR:非反転出力 (default)
INV:反転出力
- 7-
[AKD4137-A]
< KM117203> 2019/07
No 名称 Default 詳細
14 JP410 LRCK-T-SEL DIT Tx LRCK選択
DITLRCK-4118A-T(DIT) (default)
PORT401PORT401-OLRCK
GNDDVSS short
15 JP411 SDTO-T-SEL DIT Tx DATA選択
DIRDAUX-4118A-T(DIT) (default)
PORT401PORT401-SDTO
GNDDVSS short
16 JP412 MCLK-T-SEL DIT Tx MCLK選択
DITMCLK-4118A-T(DIT) (default)
PORT401PORT401-OMCLK
EXT:外部MCLK (JACK: J401 EXT-T)入力
GNDDVSS short
17 JP413 EXT-T Open Open:無入力 (default)
Short:外部MCLK (JACK: J401 EXT-T)入力
18 PORT400 RX-PORT Open Open:入力なし (default)
MonitorPCM(RX)側の データ/クロック入力
19 PORT401 TX-PORT Open Open:入出力なし (default)
MonitorPCM(TX)側のデータ/クロック入出力
20 PORT402 PCMI-PORT ALL Short ALL ShortRX側データ/クロック入力 (default)
ALL Open:入力なし (PCM入力データ/クロック)
21 PORT403 PCM/DSD-SEL PCM PCMPCM側データ/クロック入出力 (default)
DSDDSD側データ/クロック入出力
22 PORT404 DSDI-PORT Open Open:入力なし (default)
MonitorDSD data and Clock input.
23 PORT405 DSD-PORT Open Open:入出力なし (default)
MonitorDSD側データ/クロック入出力
24 JP500 PCM/DSD-SEL1 PCM PCMPCM側データ(SDTO (TX))出力. (default)
DSDDSD側データ(DSDOL (TX))出力
25 JP501 PCM/DSD-SEL2 PCM PCMPCM側クロック(OBICK (TX))入出力 (default)
DSDDSD側クロック(ODCLK (TX))入出力
26 JP502 PCM/DSD-SEL3 PCM PCMPCM側クロック(OLRCK (TX))入出力 (default)
DSDDSD側データ(DSDOR (TX))出力
27 JP600 DEM0 Short ShortPCM ModeDEM0 (default)
OpenDSD ModeDSDIL
28 JP601 DEM1 Short ShortPCM ModeDEM1 (default)
OpenDSD ModeDSDIR
29 JP602 CAD0/IDIF0 CAD0 CAD0Serial Control ModeChipアドレスCAD0 (default)
IDIF0Parallel Control ModeDigital 入力フォーマットIDIF0
30 JP603 CAD1/IDIF1 CAD1 CAD1Serial Control ModeChipアドレスCAD 1 (default)
IDIF1Parallel Control ModeDigital 入力フォーマットIDIF1
31 JP604 IDIF2/TDO0 IDIF2 IDIF2Parallel Control ModeDigital 入力フォーマットIDIF2
TDO0:テスト出力TDO0
32 JP605 TDO0 Open テスト出力TDO0モニターピン
33 JP606 SRCE-N Open アンロック検出信号SRCE_Nモニターピン
34 JP607 TEST0 VSS TEST0TEST0設定 (SW601-TEST0による)
VSSTEST0VSSへ接続
- 8-
[AKD4137-A]
< KM117203> 2019/07
No 名称 Default 詳細
35 JP608 TEST1 VSS TEST1TEST1設定 (SW601-TEST1による)
VSSTEST1VSSへ接続
36 JP609 XTI/OMCLK/TDMI-SEL Open XTI=Open:未使用 (default)
XTI=ShortXTIDVSSへ接続
OMCLKOMCLKMCLK-Rx又はMCLK-Txへ接続
TDMI:外部入力TDMI-EXT端子へ接続
37 JP610 OMCLK-SEL Open RMCLK-R (Rx MCLK)
TMCLK-T (Tx MCLK)
38 JP611 SDA/CDTI/SLOW SDA/CDTI SDA/CDTISerial Control Mode時制御用データ入出力 (default)
SLOWParallel Control ModeDigital Filter制御信号
39 JP612 SCL/CCLK/SD SCL/CCLK SCL/CCLKSerial Control Mode時制御用クロック入力 (default)
SDParallel Control ModeDigital Filter制御信号
40 JP613 CSN/SMUTE CSN CSNSerial Control Mode時制御用Chip Select入力 (default)
SMUTEParallel Control ModeSoft Mute制御信号
41 JP614 ODIF1/TDO1 ODIF1 ODIF1:出力側Audio Interface Format ODIF1
TDO1:テスト出力TDO1
42 JP615 TDO1 Open テスト出力TDO1モニターピン
43 JP616 ODIF0/TDO2 ODIF0 ODIF0:出力側Audio Interface FormatODIF0
TDO2:テスト出力TDO2
44 JP617 TDO2 Open テスト出力TDO2モニターピン
45 JP618 TDM/TDO3 TDM TDMTDM Format選択信号
TDO3:テスト出力TDO3
46 JP619 TDO3 Open テスト出力TDO3モニターピン
47 JP620 OBIT0/TDO4 OBIT0 OBIT0:出力側Bit長選択信号OBIT0
TDO4:テスト出力TDO4
48 JP621 TDO4 Open テスト出力TDO4モニターピン
49 JP622 OBIT1 OBIT1-HL OBIT1-HL:出力側Bit長選択信号OBIT1
OBIT1-EXT:外部入力OBIT-EXT端子へ接続 (JP623 OBIT1EXT)
50 JP623 OBIT1EXT Open OBIT1への外部入力端子
51 JP624 CM0/TDO5 CM0 CM0:出力側Clock又はMode選択信号CM0
TDO5:テスト出力TDO5
52 JP625 TDO5 Open テスト出力TDO5モニターピン
53 JP626 CM2/TDO6 CM2 CM2:出力側Clock又はMode選択信号CM2
TDO6:テスト出力TDO6
54 JP627 TDO6 Open テスト出力TDO6モニターピン
55 JP628 MCKO-EXT Open Open:未出力 (default)
Short:外部へMCLK出力 (JACK: J600 EXT-MCKO)
56 PORT700 PIC Open USB InterfaceによるControl SoftFirmwareを書き込むためのPin
header
57 PORT701 CTRL-SEL USB 制御ポート選択
ALL USB shortU701 USB Port使用
ALL 10pin shortPORT700 10pin Port使用
58 JP800 DVDD-SEL REG DVDD用電源選択 Regulator又はJACK
REGRegulator T1又はT2を使用 (default)
JACKJACK J801-DVDDを使用
59 JP801 DVDD-VSEL 3.3V
DVDD用電源選択 電圧レベル
3.3V short3.3V Regulator T1を使用 (default)
1.8V short1.8V Regulator T2を使用
- 9-
[AKD4137-A]
< KM117203> 2019/07
No 名称 Default 詳細
60 JP802 DV18-SEL Open DV18用電源選択 Regulator又はJACK
REGRegulator T2を使用
JACKJACK J802-DV18を使用
61 JP803 D33V-SEL REG D33V用電源選択 Regulator又はJACK
REGRegulator T3を使用 (default)
D3.3VJACK J803-D3.3Vを使用
Table 2-1. Jumper pin 設定
[AKD4137-A]
< KM117203> 2019/07
[3] DIP switches 設定
(3-1). SW200 / SW300の設
(AK4118A(U2 / U3)Audio Format 及び Master Clock の設定 )
No. スイッチ名 詳細 Default
1 DIF2 DIF2 pin設定 H
2 DIF1 DIF1 pin設定 L
3 DIF0 DIF0 pin設定 H
4 OCKS1 OCKS1 pin設定 H
5 OCKS0 OCKS0 pin設定 L
Table 3-1. SW200 / SW300 設定
Mode
DIF2 pin DIF1 pin DIF0 pin
DAUX SDTO
LRCK BICK
DIF2 bit
DIF1 bit
DIF0 bit
I/O
I/O
0 0 0 0
24bit, Left
justified
16bit, Right
justified
H/L O 64fs O
1 0 0 1
24bit, Left
justified
18bit, Right
justified
H/L O 64fs O
2 0 1 0
24bit, Left
justified
20bit, Right
justified
H/L O 64fs O
3 0 1 1
24bit, Left
justified
24bit, Right
justified
H/L O 64fs O
4 1 0 0
24bit, Left
justified
24bit, Left
justified
H/L O 64fs O
5
1
0
1
24bit, I
2
S
24bit, I
2
S
L/H
O
64fs
O
D
efault
6 1 1 0
24bit, Left
justified
24bit, Left
justified
H/L I 64-128fs I
7
1
1
1
24bit, I
2
S
24bit, I
2
S
L/H
I
64
-
128fs
I
Table 3-2. Audio format (AK4118A)
OCKS1 pin OCKS0 pin
(Xtal)
MCKO1 MCKO2 fs (max)
OCKS1 bit OCKS0 bit
0 0 256fs 256fs 256fs 96 kHz
0 1 256fs 256fs 128fs 96 kHz
1 0 512fs 512fs 256fs 48 kHz
Default
1 1 128fs 128fs 64fs 192 kHz
Table 3-3. Master Clock 周波数 (AK4118A)
[AKD4137-A]
< KM117203> 2019/07
(3-2). SW600 / SW601 / SW602 / SW603 (AK4137 (U1) )の設
No. スイッチ名 詳細 Default
1 DEM1 De-emphasis制御信号DEM1設定 (PCM Mode) L
2 DEM0 De-emphasis制御信号DEM0設定 (PCM Mode) H
3 CAD1 Chipアドレス信号CAD1設定 (Serial Control Mode) L
4 CAD0 Chipアドレス信号CAD0設定 (Serial Control Mode) L
5 IDIF2 Digital入力Format信号IDIF2設定 (Parallel Control Mode) L
6 IDIF1 Digital入力Format信号IDIF1設定 (Parallel Control Mode) H
7 IDIF0 Digital入力Format信号IDIF0設定 (Parallel Control Mode) H
8 I2C
Serial Control Mode設定
L4線シリアルモード
HI2Cモード
H
Table 3-4. SW600 設定 (AK4137)
No. スイッチ名 詳細 Default
1 TEST1 TEST1ン設定 L
2 TEST0 TEST0ン設定 L
3 PSN
Parallel / Serial Control Mode選択
LSerial Control Mode
HParallel Control Mode
L
4 SLOW Digital Filter制御信号SLOW設定 (Parallel Control Mode) L
5 SD Digital Filter制御信号SD設定 (Parallel Control Mode) L
6 ODIF1 出力ポートのAudio Interface Format制御信号ODIF1設定 H
7 ODIF0 出力ポートのAudio Interface Format制御信号ODIF0設定 H
8 DITHER
Ditherイネーブル信号
LDither OFF
HDither ON
L
Table 3-5. SW601 設定 (AK4137)
No. スイッチ名 詳細 Default
1 SMSEMI
Soft Mute Semi Auto Mode設定
LManual Mode
HSemi Auto Mode
L
2 SMT1 Soft Mute Timer制御信号SMT1設定 L
3 SMT0 Soft Mute Timer制御信号SMT0設定 L
4 TDM
TDM Format設定
L: Stereo Mode (DVSSへ接続)
H: TDM Mode (DVDDへ接続)
L
5 CLKMODE
Master Clock設定
L: X’tal Mode (connected to DVSS)
H: 外部Master Clock又はTDM信号=”H” (DVDDへ接続)
L
6 VSEL
Digital電源設定
L: DV18は出力
H: DV18を電源供給
L
7 OBIT1 出力ポートのBit長選択信号OBIT1設定 L
8 OBIT0 出力ポートのBit長選択信号OBIT0設定 L
Table 3-6. SW602 設定 (AK4137)
[AKD4137-A]
< KM117203> 2019/07
No. スイッチ名 詳細 Default
1 CM3 Clock又はMode制御信号CM3設定 L
2 CM2 Clock又はMode制御信号CM2設定 H
3 CM1 Clock又はMode制御信号CM1設定 L
4 CM0 Clock又はMode制御信号CM0設定 L
5 - 未使用 -
6 - 未使用 -
7 - 未使用 -
8 - 未使用 -
Table 3-7. SW603 設定 (AK4137)
[AKD4137-A]
< KM117203> 2019/07
[4] Toggle switches 設定
Up=H, Down=L
[SW400] ( AK4137Power Down (PDN))
AK4137(U1)Power Down (PDN) スイッチです。
電源投入後、必ず一度、SW400を“L”に倒して、AK4137(U1)のリセットを行います。
AK4137作中は、常に“H”側にしておきます。
[SW401] ( PAK4118A-Rxpower Down (PDN))
AK4118A(U2 Rx)Power Down (PDN) スイッチです。
電源投入後、必ず一度、SW401を“L”に倒して、AK4118A(U2)のリセットを行います。
AK4118A動作中は、常に“H”側にしておきます。
[SW402] ( PAK4118A-Txpower Down (PDN))
AK4118A(U3 Rx)Power Down (PDN) スイッチです。
電源投入後、必ず一度、SW402を“L”に倒して、AK4118A(U3)のリセットを行います。
AK4118A動作中は、常に“H”側にしておきます。
[SW403] ( AK4137Soft Mute (SMUTE))
AK4137(U1)Soft Mute (SMUTE) スイッチです。
H”側に倒すことで、AK4137(U1)の出力をソフトミュートします。
[AKD4137-A]
< KM117203> 2019/07
[5] レジスタ制御 (Serial control)
AKD4137-A は、USB (Serial Port)を介して制御出来ます。
AKD4137-A付属のUSBケーブル(PORT600(Serial)を用いて、評価ボードをPCに接続します。
コントロールソフトは、評価ボードに同梱されています
ソフトウェアの使用方法は、本評価マニュアルに記載されています。
[AKD4137-A]
< KM117203> 2019/07
[6] 評価モード
(6-1) PCM Mode (PCMIN SRC PCMOUT) (Slave Mode)
トグルスイッチ設定:
SW40
0
SW40
1
SW40
2
L
H
L
H
L
H
AK4137(U1) : 使用 AK4118A(U2) : 使 AK4118A(U3) : 使
Table 6-1. トグルスイッチ設定
Controlレジスタ類の設定:
1 ャンパーピン及びディップスイッチ、トグルスイッチはDefault設定。
2Control Registerの「Port Reset」、「Write Default」を実施。
3Control Register アドレス 01h 13に設定し、AK4137入力ディジタルデータ用Audio Data
Interface Mode32 or 16bit, I2S compatible”とする。
:その他のControl RegisterDefault設定とする。
Addr
Register Name
D7
D6
D5
D4
D3
D2
D1
D0
01H PCMONT0
SLOW SD DEM1 DEM0
DITHER IDIF2 IDIF1 IDIF0
R/W
R/W R/W R/W R/W R/W R/W R/W R/W
Default 0 0 0 1 0 0 1 0
Table 6-2. Addr 01H Control Register設定
SLOW biFIR1 Filter Coefficient設定
0Sharp Roll OFF Filter (default)
1Slow Roll OFF Filter
SD bitFIR1 Filter Coefficient設定
0Normal Delay Filter (default)
1Short Delay Filter
DEM1/0 bitDe-enphasis制御
0044.1kHz
01OFF (default)
1048kHz
1132kHz
DITHER bitDither機能制御
0Dither OFF (default)
1Dither ON
IDIF2/1/0 bit:入力ディジタルデータ用Audio Data Interface Mode設定
00032bit, LSB justified
00124bit, LSB justified
01032bit, MSB justified (default)
01132 or 16bit, I2S compatible
100TDM 32bit, LSB justified
101TDM 32bit, I2S compatible
110TDM 32bit, MSB justified
111TDM 32bit, I2S compatible
SMSEMI bitSemi Auto Soft Mute設定
0Semi Auto Soft Mute OFF (default)
1Semi Auto Soft Mute ON
[AKD4137-A]
< KM117203> 2019/07
(6-2) PCMIN DSDOUT Mode (PCMIN SRC DSDOUT) (PCM DSD Mode)
トグルスイッチ設定:
SW40
0
SW40
1
SW40
2
L
H
L
H
L
AK4137(U1) : 使用 AK4118A(U2) : 使 AK4118A(U3) : 使用
Table 6-3. トグルスイッチ設定
Controlレジスタ類の設定:
1:ジャンパーピン及びディップスイッチ、トグルスイッチはAK4137出力側DSDモードに設定する
PORT403 = DSD, JP500 = DSD, JP501 = DSD, JP502 = DSD
SW600 = LHLLHHH ( SW600-3,4pin (CAD1,0) = LL, SW600-8pin (I2C) = H)
SW601 = LLLLLHHL (SW601-3pin (PSN) = L)
SW602 = LLLLLLLL
SW603 = LLLLLLLLor LLLHLLLL or LLHLLLLL or LLHHLLLL or LHLHLLLL
(SW603-1,2,3,4pin (CM3-0) = Master mode)
:その他のジャンパーピン類Default設定とする。
( JP602 = CAD0, JP603 = CAD1)
2Control Registerの「Port Reset」、「Write Default」を実施。
3Control Register アドレス 04h 53に設定し、AK4137出力側をDSDモードとする。
Control Register アドレス 01h 13に設定し、AK4137の入力ディジタルデータAudio Data
Interface Mode32 or 16bit, I2S compatible”とする。
:その他のControl RegisterDefault設定とする。
入力データ:J200 (RX-COAX) 又は、PORT1 (RX-OPT)
出力データ:PORT405 (DSDO-PORT)
Jumper設定:DSD Mode
名称 設定 詳細
PORT403 PCM/DSD-SEL DSD PCMPCMデータ/ クロック入出力 (default)
DSDDSDデータ / クロック入出力
JP500 PCM/DSD-SEL1 DSD PCMPCMデータ(SDTO (TX))出力 (default)
DSDDSDデータ(DSDOL (TX))出力
JP501 PCM/DSD-SEL2 DSD PCMPCMクロック(OBICK (TX))入出力 (default)
DSDDSDクロック(ODCLK (TX))入出力
JP502 PCM/DSD-SEL3 DSD PCMPCMクロック(OLRCK (TX))入出力 (default)
DSDDSDデータ(DSDOR (TX))出力
Table 6-4. Jumper設定
Control Register設定
Addr
Register Name
D7
D6
D5
D4
D3
D2
D1
D0
04H
DSDOCONT
DSDCLP1 DSDCLP0 DSDOFS1 DSDOFS0 ERRMASK PMO OCKB DSDOE
R/W
R/W R/W R/W R/W R/W R/W R/W R/W
Default 0 1 0 1 0 0 0 0
Table 6-5. Addr 04H control register設定
DSDCLP1/0 bitClip processing設定
00no Clip processing
01Clip processing [-6dB] (default)
10Clip processing [-9dB]
11Reserved (Clip processing [-6dB])
DSDOFS1/0 bitDSDFS設定
0064fs
01128fs (default)
10256fs
[AKD4137-A]
< KM117203> 2019/07
11Reserved (128fs)
ERRMASK bitMask Reset
0Error Detect and Reset (default)
1Error Detect and Not Reset
PMO bitDSD出力位相変調設定
0Not Phase Modulation Mode (default)
1Phase Modulation Mode
ODCKB bitODCLKの位相切り替え (DSD出力)
0DSD data is output from ODCLK falling edge (default)
1DSD data is output from ODCLK rising edge
DSDOE bitDSD力イネーブル信号
0DSD Output Mode OFF (default)
1DSD Output Mode ON
Addr
Register Name
D7
D6
D5
D4
D3
D2
D1
D0
01H PCMONT0
SLOW SD DEM1 DEM0
DITHER IDIF2 IDIF1 IDIF0
R/W
R/W R/W R/W R/W R/W R/W R/W R/W
Default 0 0 0 1 0 0 1 0
Table 6-6. Addr 01H control register設定
IDIF2/1/0 bit:入力ディジタルデータのAudio Data Interface Mode設定
00032bit, LSB justified
00124bit, LSB justified
01032bit, MSB justified (default)
01132 or 16bit, I2S compatible
100TDM 32bit, LSB justified
101TDM 32bit, I2S compatible
110TDM 32bit, MSB justified
111TDM 32bit, I2S compatible
[AKD4137-A]
< KM117203> 2019/07
(6-3) DSDIN DSDOUT Mode (DSDMIN SRC DSDOUT) (DSD DSD Mode)
トグルスイッチ設定:
SW40
0
SW40
1
SW40
2
L
H
L L
AK4137(U1) : 使用 AK4118A(U2) : 使用 AK4118A(U3) : 未使用
Table 6-7. トグルスイッチ設定
Controlレジスタ類の設定:
1:ジャンパーピン及びディップスイッチ、トグルスイッチはAK4137入出力側をDSDードに設定する。
PORT403 = DSD, JP500 = DSD, JP501 = DSD, JP502 = DSD
JP600 = open, JP601 = open
SW600 = LHLLHHH ( SW600-3,4pin (CAD1,0) = LL, SW600-8pin (I2C) = H)
SW601 = LLLLLHHL (SW601-3pin (PSN) = L)
SW602 = LLLLLLLL
SW603 = LLLLLLLLor LLLHLLLL or LLHLLLLL or LLHHLLLL or LHLHLLLL
(SW603-1,2,3,4pin (CM3-0) = Master mode)
:その他のジャンパーピン類Default設定とする。
( JP602 = CAD0, JP603 = CAD1)
2Control Registerの「Port Reset」、「Write Default」を実施。
3Control Register アドレス 03h 13に設定し、AK4137入力側をDSDモードとする。
Control Register アドレス 04h 53に設定し、AK4137の出力側をDSDモードとする。
:その他のControl RegisterDefault設定とする。
入力データ:PORT404 (DSDI-PORT)
出力データ:PORT405 (DSDO-PORT)
Jumper設定: DSD Mode
名称 設定 詳細
PORT403 PCM/DSD-SEL DSD PCMPCMデータ/ クロック入出力 (default)
DSDDSDデータ / クロック入出力
JP500 PCM/DSD-SEL1 DSD PCMPCMデータ(SDTO (TX))出力 (default)
DSDDSDデータ(DSDOL (TX))出力
JP501 PCM/DSD-SEL2 DSD PCMPCMクロック(OBICK (TX))入出力 (default)
DSDDSDクロック(ODCLK (TX))入出力
JP502 PCM/DSD-SEL3 DSD PCMPCMクロック(OLRCK (TX))入出力 (default)
DSDDSDデータ(DSDOR (TX))出力
JP600 DEM0 Open ShortDEM0 (PCM Mode) (default)
Open: DSDILデータ (DSD Mode)
JP601 DEM1 Open Short: DEM1 (PCM Mode) (default)
Open: DSDIRデータ (DSD Mode)
Table 6-8. Jumper設定
Control Register設定
Addr
Register Name
D7
D6
D5
D4
D3
D2
D1
D0
03H
DSDICONT
PCMFSO1 PCMFS0 DSDIFS1 DSDIFS0 DOP PMI IDCKB DSDIE
R/W R/W R/W R/W R/W R/W R/W R/W R/W
Default 0 0 0 1 0 0 0 0
Table 6-9. Addr 04H control register設定
PCMFS1/0 bitPCM出力サンプリング周波数設定
0044.1kHz or 48kHz (Cuo Off 20kHz) (default)
0188.2kHz or 96kHz (Cut Off 40kHz)
10176.4kHz or 192kHz (Cut Off 80kHz)
11More than 384kHz
DSDIFS1/0 bitDSD入力FS設定
[AKD4137-A]
< KM117203> 2019/07
0064fs
01128fs (default)
10256fs
11Reserved (128fs)
DOP bitDSD On PCM Mode設定
0OFF (default)
1ON
PMI bitDSD入力位相変調設
0Not Phase Modulation Mode (default)
1Phase Modulation Mode
IDCKB bitIDCLKの位相切り替え (DSD入力)
0DSD data is input from IDCLK falling edge (default)
1DSD data is input from IDCLK rising edge
DSDIE bitDSD入力イネーブル信号
0DSD Input Mode OFF (default)
1DSD Input Mode ON
Addr
Register Name
D7
D6
D5
D4
D3
D2
D1
D0
04H
DSDOCONT
DSDCLP1 DSDCLP0 DSDOFS1 DSDOFS0 ERRMASK PMO ODCKB DSDOE
R/W
R/W R/W R/W R/W R/W R/W R/W R/W
Default 0 1 0 1 0 0 0 0
Table 6-10. Addr 04H control register設定
DSDOFS1/0 bitDSDFS設定
0064fs
01128fs (default)
10256fs
11Reserved (128fs)
ODCKB bitODCLKの位相切り替え (DSD出力)
0DSD data is output from ODCLK falling edge (default)
1DSD data is output from ODCLK rising edge
DSDOE bitDSD力イネーブル信号
0DSD Output Mode OFF (default)
1DSD Output Mode ON
  • Page 1 1
  • Page 2 2
  • Page 3 3
  • Page 4 4
  • Page 5 5
  • Page 6 6
  • Page 7 7
  • Page 8 8
  • Page 9 9
  • Page 10 10
  • Page 11 11
  • Page 12 12
  • Page 13 13
  • Page 14 14
  • Page 15 15
  • Page 16 16
  • Page 17 17
  • Page 18 18
  • Page 19 19
  • Page 20 20
  • Page 21 21
  • Page 22 22
  • Page 23 23
  • Page 24 24
  • Page 25 25
  • Page 26 26
  • Page 27 27
  • Page 28 28
  • Page 29 29
  • Page 30 30
  • Page 31 31
  • Page 32 32
  • Page 33 33
  • Page 34 34
  • Page 35 35
  • Page 36 36
  • Page 37 37
  • Page 38 38
  • Page 39 39
  • Page 40 40
  • Page 41 41
  • Page 42 42
  • Page 43 43
  • Page 44 44
  • Page 45 45
  • Page 46 46
  • Page 47 47
  • Page 48 48
  • Page 49 49
  • Page 50 50
  • Page 51 51
  • Page 52 52
  • Page 53 53
  • Page 54 54

AKM AK4137EQ Evaluation Board Manual

タイプ
Evaluation Board Manual