AKM AK4118AEQ Evaluation Board Manual

タイプ
Evaluation Board Manual
[AKD4118A-A]
<KM100301> 2017/05
- 1 -
AKD4118A-A192kHzディジタルオーディオトランシーバ、AK4118Aの評価用ボードです。BNCコネ
クタを介してディジタルオーディオ機器とインタフェース可能です。
オーダリングガイド
AKD4118A-A --- AK4118A評価用ボード
コントロールソフトを同梱。)
ディジタルインタフェース
-S/PDIF :
入力8系統(BNC
出力2系統(BNC
-シリアルデータI/F :
入出力1系統(DIR/DITデータ入出力用10ピンポート)
シリアルコントロール用10ピンポート
RX0(J2)
RX0
5V
GND
RX7
TX0(J4)
Serial Data I/O
REG
uP-I/F
AK4118A
TX0
TX1
PORT2
PORT6
Figure 1. AKD4118A-Aブロック図
Note 1. 回路図、パターン図は文末に添付。
AK4118A評価ボード Rev.1
AKD4118A-A
[AKD4118A-A]
<KM100301> 2017/05
- 2 -
評価ボードマニュアル
操作手順
1) 電源の配線
名称
電圧
内訳
備考
Default
の設定
+5V
+5V
AK4118Aの電
必ず接続します。
+5V
GND
GND
GND
必ず接続します。
GND
Table 1. 電源の配線
Note 2. 配線は電源の根本から分けて下さい。
2) 評価モード、ジャンパピン、DIPスイッチの設定(以下参照)
3) コネクタの接続(以下参照)
4) 電源投入
電源投入後、必ず一度リセットを行って下さい。
AK4118Aは電源投入後、必ず一度SW2 Lにしてパワーダウンを行って下さい。
可能な評価モード
(1) DIRの評価 < Default >
S/PDIF in (BNC) AK4118A PORT2 (Serial Data I/O)
BNC connector
PORT2
(10pin Header)
MCKO1 or 2
BICK
LRCK
SDTI
AK4118A
(DIR)
AKD4118A-A
DAC
MCLK
BICK
LRCK
SDTI
S/PDIF
BNCで受信したBi-phase信号からMCLK,BICK,LRCK,SDATAを生成しPORT2を通して入出力するこ
とが出来ますAKD4118A-Aと弊社D/A評価用ボードを10線フラットケーブルで接続することが出
来ます。
[AKD4118A-A]
<KM100301> 2017/05
- 3 -
a. Bi-phase入力信号の設定
BNC(J2)コネクタから入力可能です。
a-1. RX0-7への入力
Parallel mode時はRX0-3のみ使用可能です。使用する入力のみShortして下さい。
RX0-7は同時に選択しないで下さい。
入力
信号
JP2
JP4
JP5
JP6
JP7
JP8
JP9
JP10
RX0
BNC
Open
Open
Open
Open
Open
Open
Open
< Default >
RX1
Open
Short
Open
Open
Open
Open
Open
Open
RX2
Open
Open
Short
Open
Open
Open
Open
Open
RX3
Open
Open
Open
Short
Open
Open
Open
Open
RX4
Open
Open
Open
Open
RX4
Open
Open
Open
RX5
Open
Open
Open
Open
Open
RX5
Open
Open
RX6
Open
Open
Open
Open
Open
Open
RX6
Open
RX7
Open
Open
Open
Open
Open
Open
Open
RX7
Table 1. RX0-7の設定
a-2. AK4118A入力パスの設定
Parallel mode時はSW1_1, SW1_5で設定します。Serial mode時はIPS2-0 bitを設定して下さい。
-
IPS1 pin
(SW1_5)
IPS0 pin
(SW1_1)
INPUT Data
IPS2 bit
IPS1 bit
IPS0 bit
0
0
0
RX0
< Default >
0
0
1
RX1
0
1
0
RX2
0
1
1
RX3
1
0
0
RX4
1
0
1
RX5
1
1
0
RX6
1
1
1
RX7
(Parallel modeIPS2 0固定です。)
Table 2. Recovery Data Select
[AKD4118A-A]
<KM100301> 2017/05
- 4 -
b. クロック入出力の設定
PORT2から入出力される信号レベルは3.3Vです。
PORT2
DIR
5
6
1
10
GND
GND
GND
GND
GND
MCLK
BICK
LRCK
SDTO
DAUX
Figure 2. PORT2のピン配置
b-1. MCKO1/MCKO2
JP12MCKO1 pin or MCKO2 pinの出力を選択することが出来ます。MCKO1/MCKO2の出力周波数
OCKS1-0にて設定を行います。
出力信号
JP12
MCKO1
MCKO1
< Default >
MCKO2
MCKO2
Table 3. MCKO1/MCKO2の選択
OCKS1 pin
(SW3_2)
OCKS0 pin
(SW3_3)
(Xtal)
MCKO1
MCKO2
fs (max)
OCKS1 bit
OCKS0 bit
PLL
Xtal
0
0
256fs
256fs
L
256fs
96 kHz
< Default >
0
1
256fs
256fs
L
128fs
96 kHz
1
0
512fs
512fs
L
256fs
48 kHz
1
1
128fs
128fs
L
64fs
192 kHz
Table 4. Master Clock Frequency Select
b-2. BICK, LRCKの入出力の設定
AK4118Aのオーディオフォーマットの設定に従ってSW3_7(DIR_I/O)の設定を行って下さい。
オーディオフォーマット
SW3_7 (DIR_I/O)
スレーブモード時
0
マスターモード時
1
< Default >
Table 5. DIR_I/Oの設定
[AKD4118A-A]
<KM100301> 2017/05
- 5 -
c. オーディオフォーマット
Parallel mode時はSW1_2, SW1_3, SW1_4で設定します。Serial mode時はDIF2-0 bitを設定して下さい
Mode
DIF2 pin
(SW1_4)
DIF1 pin
(SW1_3)
DIF0 pin
(SW1_2)
DAUX
SDTO
LRCK
BICK
DIF2 bit
DIF1 bit
DIF0 bit
I/O
I/O
0
0
0
0
24bit, Left
justified
16bit, Right
justified
H/L
O
64fs
O
1
0
0
1
24bit, Left
justified
18bit, Right
justified
H/L
O
64fs
O
2
0
1
0
24bit, Left
justified
20bit, Right
justified
H/L
O
64fs
O
3
0
1
1
24bit, Left
justified
24bit, Right
justified
H/L
O
64fs
O
4
1
0
0
24bit, Left
justified
24bit, Left
justified
H/L
O
64fs
O
5
1
0
1
24bit, I
2
S
24bit, I
2
S
L/H
O
64fs
O
6
1
1
0
24bit, Left
justified
24bit, Left
justified
H/L
I
64-
128fs
I
< Default >
7
1
1
1
24bit, I
2
S
24bit, I
2
S
L/H
I
64-
128fs
I
Table 6. Audio format
d. CM1, CM0の設定
PLLの動作モードの設定を行います。Parallel mode時はSW3_1およびJP18で、Serial mode時はCM1-0 bit
にて設定を行います。
CM1 pin
(SW3_1)
CM0 pin
(JP18)
(UNLOCK)
PLL
X'tal
Clock
source
SDTO
source
CM1 bit
CM0 bit
0
0
(CM0=L)
-
ON
ON
(Note 3)
PLL(RX)
RX
0
1
(CDTO/CM0=H)
-
OFF
ON
X'tal
DAUX
< Default >
1
0
(CM0=L)
0
ON
ON
PLL(RX)
RX
1
ON
ON
X'tal
DAUX
1
1
(CDTO/CM0=H)
-
ON
ON
X'tal
DAUX
ON:発振 (Power-up), OFF:発振停止 (Power-Down)
Note 3. Xtalをリファレンスクロックに使用しない場合(XTL0,1= 1,1)OFFです。
Table 7. Clock Operation Mode Select
[AKD4118A-A]
<KM100301> 2017/05
- 6 -
(2) DITの評価
PORT2 (Serial Data I/O) AK4118A S/PDIF out (BNC)
S/PDIF
BNC connector
MCKO1 or 2
BICK
LRCK
DAUX
AK4118A
(DIT)
AKD4118A-A
MCLK
BICK
LRCK
DAUX *
PORT2
(10pin Header)
* Input to the fifth pin.
ADC
MCLK, BICK, LRCKおよびDAUX10ピンヘッダー(PORT2: DIR)を通して入出力します。
a. Bi-phase出力信号の設定
BNC(J4)コネクタから出力可能です。
TX0TX1は同時にBNCを選択しないで下さい。
TX1から出力されるデータはOPS12-10 bitで選択してください。
TX0RXのループバックモードのみ対応します。Parallel mode時はRX0固定で、Serial mode時は
OPS02-00 bitにて設定を行います。
力信号
JP13
(TX0)
JP19
(TXP1)
TX0
BNC
Open
TX1
Open
BNC
< Default >
Table 8. Bi-phase出力信号設定
[AKD4118A-A]
<KM100301> 2017/05
- 7 -
b. クロック入出力の設定
使用する信号は、MCLK, LRCK, BICK, DAUXです。
PORT2から入出力される信号レベルは3.3Vです。
PORT2
DIR
5
6
1
10
GND
GND
GND
GND
GND
MCLK
BICK
LRCK
SDTO
DAUX
Figure 3. PORT2のピン配置
Clock
PORT
I/O
MCLK
PORT2
OUT
BICK
PORT2
IN / OUT
LRCK
PORT2
IN / OUT
DAUX
PORT2
IN
Table 9. Clockの入出力
b-1. MCKO1/MCKO2
詳細はTable 3, Table 4を参照して下さい。
b-2. BICK, LRCKの入出力に設定
詳細はTable 5を参照して下さい。
c. オーディオフォーマット
詳細はTable 6を参照して下さい。
d. CM1, CM0の設定
詳細はTable 7を参照して下さい。
[AKD4118A-A]
<KM100301> 2017/05
- 8 -
シリアルコントロール
AKD4118A-AIBM-AT互換機のプリンタポート(パラレルポート)を通してコントロール可能です。同
梱の10線フラットケーブルでPORT6(uP-I/F)PCを接続して下さい。コネクタの向きに注意して下さい。
コネクタの1ピンには印が付いています。PORT6のピン配置はFigure 4のようになっています。
モード
SW1_5
JP18
4線式
L
CDTO/CM0=HShort
IIC
H
SDAShort
CM0=L Short (Note 4)
Table 10. Parallel mode, Serial modeの設定
Note 4. IICモード時、chip address 01固定です。
PORT6
uP I/F
10
9
2
1
NC
SDA(ACK)/CDTO
SDA/CDTI
SCL/CCLK
CSN
GND
GND
GND
GND
GND
Figure 4. PORT6ピン配置
コントロールソフトウェアは本評価ボードに同梱されています。ソフトウェア操作手順は評価ボードマニュ
アルに含まれます。
[AKD4118A-A]
<KM100301> 2017/05
- 9 -
トグルスイッチの機能
SW2
PDN
AK4118Aのリセット。動作中はHに倒します。電源投入後、必ず一度Lにし
てリセットを行って下さい。
LEDの表示
LE1
INT0
INT0ピンがHの時に点灯します。
LE2
INT1
INT1ピンがHの時に点灯します。
DIPスイッチ(SW1)設定: -off- 側がLです。
No.
Switch Name
Function
Default
1
IPS0
IPS0ピンの設定(パラレルモード時)
OFF
2
DIF0
DIF0ピンの設定(パラレルモード時)
OFF
3
DIF1
DIF1ピンの設定(パラレルモード時)
OFF
4
DIF2
DIF2ピンの設定(パラレルモード時)
OFF
5
IPS1/IIC
IPS1ピンの設定(パラレルモード時)
IICピンの設定(シリアルモード時)
L: 4線式シリアルコントロール, H: IIC
OFF
6
P/SN
P/SNピンの設定。
L: シリアルモード、H: パラレルモード
OFF
7
TEST
Dont care
OFF
8
ACKS
Dont care
OFF
DIPスイッチ(SW3)設定: -off- 側がLです。
No.
Switch Name
Function
Default
1
CM1
CM1ピンの設定(パラレルモード時)
OFF
2
OCKS1
OCKS1ピンの設定(パラレルモード時)
OFF
3
OCKS0
OCKS0ピンの設定(パラレルモード時)
OFF
4
PSEL
Dont care
OFF
5
XTL0
Table 11参照
OFF
6
XTL1
OFF
7
DIR_I/O
PORT2BICK, LRCKの伝送方向入力切り替え設定。
L: PORT2から入力する場合, H: PORT2から出力する場合
ON
8
DIT_I/O
Dont care
OFF
XTL1_0の設定
SW3_6
SW3_5
Xtal Frequency
XTL1
XTL0
0
0
11.2896MHz
< Default >
0
1
12.288MHz
1
0
24.576MHz
1
1
(Use channel status)
Table 11. XTL1_0の設定
[AKD4118A-A]
<KM100301> 2017/05
- 10 -
ジャンパピン設定
No.
Jumper Name
Function
1
D3V/VD
Digital Logicの電源選択。
D3V +3.3Vを供給< Default >
VD +5Vを供給。
2
RXP0
RX0への入力回路の選択。
OPT 未使用。
XLR 未使用。
BNC BNCコネクタを使用。< Default >
4,5,6
RX1-3
RX1-3の入力回路選択。
使用する入力のみShortして下さい。
7,8,9,10
RX4-7
RX4-7のシリアル/パラレルモード時の入力切り替え。
RX4-7 シリアルモード時。< Default >
使用する入力のみShortして下さい。
DIF2-0,IPS0 パラレルモード時。
12
DIR MCLK
PORT2(DIR)へのマスタクロックの選択。
MCKO1 AK4118AMCKO1を選択。< Default >
MCKO2 AK4118AMCKO2を選択。
13
TX0
TX0の出力回路選択。
OPT 未使用。
BNC BNCコネクタ出力。
Open TX1を使用する場合は選択して下さい。< Default >
18
SDA/CDTO
SDA/CDTOの回路の選択。
4 wire serial < Default > IIC
JP18
SDA/CDTO
JP18
SDA/CDTO
19
TXP1
TXP1への入力回路の選択。
OPT 未使用。
XLR 未使用。
BNC BNCコネクタ使用。< Default >
Open TX0を使用する場合は選択して下さい。
[AKD4118A-A]
<KM100301> 2017/05
- 11 -
コントロールソフトマニュアル
評価ボードとコントロールソフトの設定
1. AKD4118A-Aを前項参照の上、適宜、設定して下さい。
2. IBM-AT互換機とAKD4118A-Aを同梱の10線フラットケーブルで接続して下さい。10ピンヘッダーの向
きに注意して下さい。(Windows 2000/XP上でコントロールソフトを動作させる場合、同梱のドライバを
インストールして下さい。インストール方法については“AKMデバイスコントロールソフトウェア
ライバーインストールマニュアル”を見て下さい。Windows95/98/ME上で動作させる場合はドライバの
インストールは不要です。尚、Windows NT上ではコントロールソフトは動作しません。)
3. AKD4118A-A Evaluation Kitのラベルが貼ってあるCD-ROMCD-ROMドライブに挿入して下さい。
4. CD-ROMドライブにアクセスして、akd4118a-a.exeをダブルクリックし、コントロールプログラムを立
ち上げて下さい。
5. 後は下記を参照して評価して下さい。
操作手順
下記の手順を守って下さい。
1. 上記に従って、コントロールプログラムを立ち上げて下さい。
2. Write defaultボタンをクリックして下さい。
3. 後は適宜、ダイアログを立ち上げ、データを入力してAK4118Aを評価して下さい。
各ボタンの説明
1. [Port Reset] : USB I/Fボード接続時に使用します。
2. [Write default] : AK4118Aのレジスタを初期設定にします。
3. [All Write] : 現在表示されているレジスタ値を全て書き込みます。
4. [Read All] : AK4118Aの全てのレジスタを読み出します。
5. [Function1] : キーボード操作による書き込みダイアログを立ち上げます。
6. [F3] : シーケンス実行ダイアログを立ち上げます。
7. [SAVE] : 現在のレジスタ設定値をファイルに保存します。
8. [OPEN] : 保存してあるレジスタ値を書き込みます。
9. [Write] : 各レジスタに対応したマウス操作によるデータ書き込みダイアログを立ち上げます。
10. [Read] : 各レジスタに対応したデータを読み込みます。
[AKD4118A-A]
<KM100301> 2017/05
- 12 -
各ダイアログの説明
1. [Function1ダイアログ] : キーボード操作によるデータ書き込みダイアログ
Addressボックス: データを書き込むアドレスを16進数2桁で入力します。
Dataボックス: データを16進数2桁で入力します。
・入力した値をAK4118Aに書き込む場合はOKボタンを、書き込まない場合はCancelボタンを
押して下さい。
2. [Writeダイアログ] : マウス操作によるデータ書き込みダイアログ
・各レジスタに対応したダイアログがあります。
・各レジスタに対応したWriteボタンをクリックし、ダイアログを立ち上げます。チェックボックスを
チェック(点がチェックした印です)すると、データはHまたは1になり、チェックしなければデ
ータはLまたは0になります。
・入力した値をAK4118Aに書き込む場合はOKボタンを、書き込まない場合はCancelボタンを
押して下さい。
データの表示
入力されたデータはレジスタマップに表示されます。赤字はHまたは1を表し、青字はLまたは0を表
します。ブランク部分はデータシートで定義されていない部分です。
操作上の注意
Function1ダイアログを立ち上げたら、必ず全てのボックスにデータを入力して下さい。データシートで許さ
れていないデータやアドレスを入力した場合、または、データの入力が途中の場合でOKボタンをクリック
した場合は警告ダイアログが表示されますので再度ダイアログを立ち上げてデータを入力し直し
下さい。Cancelボタンをクリックした場合及び、チェックボックスの場合はこの限りではありません。
[AKD4118A-A]
<KM100301> 2017/05
- 13 -
改定履歴
Date
(yy/mm/dd)
Manual
Revision
Board
Revision
Reason
Page
Contents
09/08/05
KM100300
0
初版
-
17/05/18
KM100301
1
変更
1, 10,
14
回路図変更:
PORT1, PORT4実装 未実装
ブロック図変更。
ジャンパ設定変更。
[AKD4118A-A]
<KM100301> 2017/05
- 14 -
重要な注意事項
0. 本書に記載された弊社製品(以下、「本製品」といいます。および、本製品の仕様につき
ましては、本製品改善のために予告なく変更することがあります。従いまして、ご使用を検
の際には、本書に掲載した情報が最新のものであることを弊社営業担当、あるいは弊社特約店
営業担当にご確認ください。
1. 本書に記載された情報は製品の動作例、応用例を説明するものでありの使用に際して
弊社および第三者の知的財産権その他の権利に対する保証または実施権の許諾を行うもので
はありません。お客様の機器設計において当該情報を使用される場合は、お客様の責任におい
て行って頂くとともに、当該情報の使用に起因してお客様または第三者に生じた損害に対し、
弊社はその責任を負うものではありません。
2. 本製品は、医療機器航空宇宙用機器、送機器交通信号機器燃焼機器原子力制御用機
器、各種安全装置などその装置機器の故障や動作不良が、直接または間接を問わず生命、
身体、産等へ重大な損害を及ぼすことが通常予想されるような極めて高い信頼性を要求され
る用途に使用されることを意図しておらず、保証もされていません。そのため、別途弊社より
書面で許諾された場合を除き、これらの用途に本製品を使用しないでください。万が一、これ
らの用途に本製品を使用された場合、弊社は、当該使用から生ずる損害等の責任を一切負うも
のではありません。
3. 弊社は品質頼性の向上に努めておりますが子製品は一般に誤作動または故障する場
があります本製品をご使用頂く場合は、本製品の誤作動や故障により、生命、身体、財産等
が侵害されることのないよう、お客様の責任において、本製品を搭載されるお客様の製品に必
要な安全設計を行うことをお願いします。
4. 本製品および本書記載の技術情報を、大量破壊兵器の開発等の目的、軍事利用の目的、あるい
はその他軍事用途の目的で使用しないでください。本製品および本書記載の技術情報を輸出ま
たは非居住者に提供する場合は、「外国為替及び外国貿易法」その他の適用ある輸出関連法令
を遵守し、必要な手続を行ってください。本製品および本書記載の技術情報を国内外の法令お
よび規則により製造、使用、販売を禁止されている機器・システムに使用しないでください。
5. 本製品の環境適合性等の詳細につきましては、製品個別に必ず弊社営業担当までお問合せくだ
さい。本製品のご使用に際しては、特定の物質の含有・使用を規制するRoHS指令等、適用さ
れる環境関連法令を十分調査のうえ、かかる法令に適合するようにご使用ください。お客様が
かかる法令を遵守しないことにより生じた損害に関して、弊社は一切の責任を負いかねます。
6. お客様の転売等によりこの注意事項に反して本製品が使用され、その使用から損害等が生じた
場合はお客様にて当該損害をご負担または補償して頂きますのでご了承ください。
7. 本書の全部または一部を、弊社の事前の書面による承諾なしに、転載または複製することを禁
じます。
5
5
4
4
3
3
2
2
1
1
D D
C C
B B
A A
DIF0/RX5
DIF1/RX6
DIF2/RX7
PDN
VIN
DAUX
MCKO1
MCKO2
BICK
SDTO
LRCK
INT0
INT1
CM0/CDTO/CAD1
CM1/CDTI/SDA
OCKS1/CCLK/SCL
OCKS0/CSN/CAD
IPS1/IIC
XTL1
XTL0
AVDD
P/SN
RX0
RX1
RX2
RX3
IPS0/RX4BOUT
COUT
UOUT
VOUT
TX0
TX1
OVDD
IPS1/IIC
IPS1/IIC
P/SN
P/SN
XTL0
XTL1
XTL0
XTL1
PDN
PDN
DAUX
DAUX
MCKO2
MCKO2
BICK
SDTO
LRCK
MCKO1
MCKO1
BICK
SDTO
LRCK
Title
Size Document Number Rev
Date: Sheet of
AK4118A
1
AKD4118A-A-SUB
A3
1 3
Thursday, March 09, 2017
Title
Size Document Number Rev
Date: Sheet of
AK4118A
1
AKD4118A-A-SUB
A3
1 3
Thursday, March 09, 2017
Title
Size Document Number Rev
Date: Sheet of
AK4118A
1
AKD4118A-A-SUB
A3
1 3
Thursday, March 09, 2017
U1
AK4118A
IPS0/RX4
1
NC
2
DIF0/RX5
3
TEST2
4
DIF1/RX6
5
VSS1
6
DIF2/RX7
7
IPS1/IIC
8
P/SN
9
XTL0
10
XTL1
11
TVDD
13
NC/GP1
14
TX0/GP2
15
TX1/GP3
16
BOUT/GP4
17
COUT/GP5
18
UOUT/GP6
19
VOUT/GP7
20
DVDD
21
VSS2
22
MCKO1
23
BICK
26
MCKO2
27
DAUX
28
XTO
29
XTI
30
PDN
31
CM0/CDTO/CAD1
32
CM1/CDTI/SDA
33
OCKS1/CCLK/SCL
34
OCKS0/CSN/CAD0
35
INT0
36
AVDD
38
R
39
VCOM
40
VSS3
41
RX0
42
NC
43
RX1
44
TEST1
45
RX2
46
VSS4
47
RX3
48
VIN/GP0
12
LRCK
24
SDTO
25
INT1
37
CN4
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
C22
5p
C23
5p
X1
11.2896MHz
1 2
+
C26
10u
1 2
CN3
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
CN2
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
CN1
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
C20 0.1u
+
C19 10u
12
+
C27
10u
1 2
+
C21
0.47u
1 2
C25
0.1u
C24
0.1u
R61
10k
- 15-
5
5
4
4
3
3
2
2
1
1
D D
C C
B B
A A
RX5
RX6
RX7
DIF0
DIF1
DIF2/XSEL
OPT
BNC
RX4
IPS0
XLR
MCKO2
MCKO1
MCLK
LRCK
SDTO
BICK
GND
GND
GND
LH
D3V
VD
For U6 For U1, U2, U5 For U3, U4
AVDD
P/SN/ANS
ACKS
RXN0
RXP0
RX1
RX2
RX3
AVDD
IPS0/RX4
DIF0/RX5
TEST
DIF1/RX6
DVDD
DIF2/XSEL/RX7
PDN
VIN
DAUX
MCKO1
MCKO2
OVDD
BICK
SDTO
LRCK
MCKO2
MCKO1
GND
GND
ACKS
TEST
P/SN/ANS
DIF2/XSEL
IPS0
DIF0
DIF1
IPS1/IIC
AVDD
DAUX
+5V
VD
DIR_I/O
D3V
P/SN/ANS
DVDD
AVDD
AVDD
VIN
DAUX2
DVDD
ACKS
TVDD/VDD
AVDD
DVDD
D3V
VD
OVDD
VD D3V
D3V
TEST
TEST
ACKS
D3V
IPS1/IIC
VD
P/SN/ANS
EMCK2
DAUX2
D3V/VD
AVDD
Title
Size Document Number Rev
Date: Sheet of
MAIN1
1
AKD4118A-A
A3
1 2Thursday, March 09, 2017
Title
Size Document Number Rev
Date: Sheet of
MAIN1
1
AKD4118A-A
A3
1 2Thursday, March 09, 2017
Title
Size Document Number Rev
Date: Sheet of
MAIN1
1
AKD4118A-A
A3
1 2Thursday, March 09, 2017
L2
10u
R9
10k
C7
0.1u
SW1
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
R16
100
R8
short
R11
100
R6
short
R1
470
U3
74AC245
A0
2
A1
3
A2
4
A3
5
A4
6
A5
7
A6
8
A7
9
B0
18
B1
17
B2
16
B3
15
B4
14
B5
13
B6
12
B7
11
DIR
1
OE
19
C4
0.1u
C13
0.1u
U2A
74HC14
1 2
R4
short
C16
0.1u
C2
0.1u
R15
100
JP12
DIR_MCLK
D1
CN2
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
R23
100k
JP10
+
C11
47u
R20
100
JP5
R17
100
R21
100
JP11
DIT_MCLK
R13
100
R5
75
+
C14
47u
R12
100
R10
100
U1
74LVC157
1Y
4
2Y
7
3Y
9
4Y
12
1A
2
1B
3
2A
5
2B
6
3A
11
3B
10
4A
14
4B
13
G
15
A/B
1
RP1
47k
1
2
3
4
5
6
7
8
9
JP4
CN1
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
JP2
1
3
5
2
4
6
J2
RX0
T3
INOUT
GND
PORT1
(NM)
OUT
1
VCC
3
GND
4
GND
2
6
6
5
5
PORT2
DIR
1
2
3
4
56
7
8
9
10
C5
0.1u
100k
R19
100
T2
OUT
1
GND
2
IN
3
L1
10u
R3
short
SW2
PDN
R7
short
+
C8
10u
+
C15
47u
JP6
R18
100
C3
0.1u
R14
100
U2B
74HC14
3 4
R22
100k
JP9
JP1
C6
0.1u
JP7
C1
0.1u
JP8
- 16-
5
5
4
4
3
3
2
2
1
1
D D
C C
B B
A A
CM1/CDTI/SDA
VIN
U
VOUT
C
B
OPT
SDA
CDTO/CM0=H
CM0=L
SCL/CCLK
SDA/CDTI
CSN
SDA(ACK)/CDTO
PSEL
XTL1/TRANS
DIR_I/O
DIT_I/O
XTL0/CKS1
OCKS0/FS0
CM1/FS1
OCKS1/FS2
B
C
VOUT
TVDD
TX0
TXP1
TXN1
OVDD
EBICK
EMCK
ELRCK
INT0
INT1
CM0/CDTO/CAD1
OCKS1/CCLK/SCL
OCKS0/CSN/CAD0
DVDD
IPS1/IIC
PSEL
XTL0
XTL1
U
XLR
BNC
OPT
TXP1
BNC
VD
D3V
VD
D3V
P/SN/ANS
D3V
VIN
DIR_I/O
DIT_I/O
D3V
TVDD/VDD
OVDD
DVDD
IPS1/IIC
EMCK2
D3V/VD
Title
Size Document Number Rev
Date: Sheet of
MAIN2
1
AKD4118A-A
A3
2 2Thursday, March 09, 2017
Title
Size Document Number Rev
Date: Sheet of
MAIN2
1
AKD4118A-A
A3
2 2Thursday, March 09, 2017
Title
Size Document Number Rev
Date: Sheet of
MAIN2
1
AKD4118A-A
A3
2 2Thursday, March 09, 2017
JP19
1
3
5
2
4
6
PORT6
uP-I/F
10
8
6
4
2 1
3
5
7
9
R30
47k
R58
10k
R33
1k
R32
47k
R31
47k
LE2
INT1
R48
10k
R37
150
CN3
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
R49
470
R57
10k
SW3
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
R55
470
J4
TX0
R28
100
U2C
74HC14
56
PORT3
BCUV
1
2
3
4
5 6
7
8
9
10
U2D
74HC14
98
RP2
47k
1
2
3
4
5
6
7
8
9
LE1
INT0
CN4
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
R24
100
R36
240
JP18
SDA/CDTO
PORT4
(NM)
GND
1
IF
2
VCC
3
IN
4
5
5
6
6
R50
100
R59
100
T5
1:1
R60
100
R26
100
U6A
74LS07
1 2
R29
47k
JP13
TX0
R45
1k
C17
0.1u
R56
51
R52
470
R27
100
R51
10k
R25
100
U5
74LVC157
1Y
4
2Y
7
3Y
9
4Y
12
1A
2
1B
3
2A
5
2B
6
3A
11
3B
10
4A
14
4B
13
G
15
A/B
1
R47
1k
R53
100
R54
10k
- 17-
- 18-
- 19-
- 20-
  • Page 1 1
  • Page 2 2
  • Page 3 3
  • Page 4 4
  • Page 5 5
  • Page 6 6
  • Page 7 7
  • Page 8 8
  • Page 9 9
  • Page 10 10
  • Page 11 11
  • Page 12 12
  • Page 13 13
  • Page 14 14
  • Page 15 15
  • Page 16 16
  • Page 17 17
  • Page 18 18
  • Page 19 19
  • Page 20 20
  • Page 21 21
  • Page 22 22

AKM AK4118AEQ Evaluation Board Manual

タイプ
Evaluation Board Manual