AKM AK7736BVQ 仕様

  • こんにちは!AKM AK7736Bオーディオ/HF DSPのデータシートを読み込みました。このデバイスの機能、仕様、使用方法などについてご質問があればお気軽にお尋ねください。例えば、搭載メモリの種類や容量、サンプリング周波数、マイコンインタフェース方法などについてお答えできます。
  • AK7736Bのデータ幅は?
    マシンサイクルの最速速度は?
    搭載メモリの種類と容量は?
    サポートするサンプリング周波数は?
    マイコンとのインタフェース方法は?
[AK7736B]
MS1562-J-00-PB 2013/10
- 1 -
1.
2chSRCを内蔵したシグナルプロセッサです。オーディオ処理に必要な各種データ用メモリを内蔵して
いるため、サラウンド処理、タイムアライメント処理、パラメトリックイコライザ等の音響処理を1チ
ップで実行可能です。また、データ、フィルタ係数の双方を浮動小数点データで扱うことが可能ですの
で、高精度なIIR/FIRフィルタを簡単に実現できます。AK7736BはプログラマブルDSPですので、マイコ
I/F経由でコードを書き換えることで、音響処理に加え、AKM製の高性能ハンズフリーも実現可能で
す。
2.
DSP
-データ幅: 24bit
-マシンサイクル: 最速8.1ns2560fsfs=48kHz時)
-ステップ数: fs=48kHz:最大2560ステップ
fs=8kHz:最大15360ステップ
fs=16kHz:最大7680ステップ
-乗算器: 20×24→44bit(倍精度演算可)
-除算器: 20÷20→20bit(浮動小数点正規化機能付)
-ALU 48bit 算術・論理演算(オーバーフローマージン4bit
-シフト: 乗算・DBUS±15bitシフト・間接シフト機能付き
-プログラムRAM(PRAM) 6144word×36bit
-係数RAM(CRAM) 4096word×24bit
-データRAM(DRAM) 4096word×24bitBankサイズ可変)
-オフセットレジスタ (OFREG)32word×15bit
-遅延用RAM(DLRAM) 16384word×24bitBankサイズ可変)
-レジスタ: 48bit×4 (ACC)ALU用]
24bit×12 (TMP)DBUS接続]
24bit×6段スタック(PTMP)DBUS接続]
ステレオ24bit SRC
-SRC: FSI=8kHz~96kHz対応 / FSO=8kHz~96kHz対応 (FSO/FSI = 0.167~6.0 対応)
モノラル24bit 簡易SRC
-FSCONV: FSI=44.1kHz~48kHz対応 / FSO=8kHz~16kHz対応
入出力ディジタルインタフェース
- 8chシリアルデータ入力
- 8chシリアルデータ出力
-サンプリング周波数: 896kHz
マイコンインタフェース: SPI, I
2
C BUS(400kHz Fast-Mode)
PLL内蔵
電源電圧
-VDD: 3.03.6V typ 3.3V (内部電源用レギュレータ内蔵)
-TVDD: 1.73.6V (18pin)
動作温度範囲: -4085
パッケージ: 48pin LQFP
2Ch SRC 内蔵 Audio/HF DSP
AK7736B
[AK7736B]
MS1562-J-00-PB 2013/10
- 2 -
3.
1. ................................................................................................................................................................... 1
2. ................................................................................................................................................................... 1
3. ................................................................................................................................................................... 2
4. ブロック図と機能説明 ....................................................................................................................................... 3
5. ピン配置と機能説明 ........................................................................................................................................... 5
オーダリングガイド ...................................................................................................................................... 5
ピン配置 .......................................................................................................................................................... 5
ピン機能 .......................................................................................................................................................... 6
使用しないピンの処理について .................................................................................................................. 7
パワーダウン時(PDN pin = “L” ) の出力ピン状態 ..................................................................................... 8
I2CSEL pinSDA pinの関係 ......................................................................................................................... 8
6. 絶対最大定格 ....................................................................................................................................................... 8
7. 推奨動作条件 ....................................................................................................................................................... 8
8. 電気的特性 ........................................................................................................................................................... 9
SRC特性 .......................................................................................................................................................... 9
DC特性 .......................................................................................................................................................... 10
消費電流 ........................................................................................................................................................ 10
9. ディジタルフィルタ特性 ..................................................................................................................................11
SRC ............................................................................................................................................................ 11
FSCONV .................................................................................................................................................... 11
10. スイッチング特性 ........................................................................................................................................... 12
システムクロック ........................................................................................................................................ 12
パワーダウン ................................................................................................................................................ 12
シリアルデータインタフェース ............................................................................................................... 13
マイコンインタフェース ............................................................................................................................ 14
I
2
C BUSインタフェース .............................................................................................................................. 14
タイミング波形 ............................................................................................................................................ 15
11. パッケージ ....................................................................................................................................................... 20
外形寸法図 .................................................................................................................................................... 20
材質・メッキ仕様 ........................................................................................................................................ 20
マーキング .................................................................................................................................................... 21
改訂履歴 ................................................................................................................................................................. 21
重要な注意事項 ..................................................................................................................................................... 22
[AK7736B]
MS1562-J-00-PB 2013/10
- 3 -
4. ブロック図と機能説明
表記について
0x##, #h表記は、16進数を表します。(#=0,1,2,,9,A,B,C,D,E,F)
コントロールレジスタ名は、bitもしくはbitsで表記します。
Figure 1.ブロック図
[AK7736B]
MS1562-J-00-PB 2013/10
- 4 -
CP0, CP1
DP0, DP1
Data RAM
4096w x 24-Bit
MPX24
MPX20
Multiply
24 ×20 44-Bit
Micon I/F
Control
PRAM
6144w×36-Bit
DEC
PC
Stack : 5level(max)
MUL DBUS
SHIFT
A B
ALU
48-Bit
Overflow Margin: 4-Bit
DR0
3
Over Flow Data
Generator
Division
202020
Peak Detector
Serial I/F
CBUS(24-Bit)
DBUS(24-Bit)
44-Bit
24-Bit
44-Bit
48-Bit
48-Bit
16384w x 24-Bit(20.4f)
PTMP(LIFO) 6×24-Bit
DLP0, DLP1
DIN1
2×16/20/24-Bit
2×16/20/24-Bit
48-Bit
DOUT1
TMP 12×24-Bit
2×16/20/24-Bit
DOUT2
DOUT3
2×16/20/24-Bit
2×16/20/24-Bit
DIN3
DIN2
2×16/20/24-Bit
Accelerator
OFREG
32w x 15-Bit
2×16/20/24-Bit
DOUT4
2×16/20/24-Bit
DIN4
Delay RAM
Coefficient RAM
4096w×24-Bit
Pointer
Figure 2. AK7736B メイン DSP ブロック図
[AK7736B]
MS1562-J-00-PB 2013/10
- 5 -
5. ピン配置と機能説明
オーダリングガイド
AK7736BVQ -40 +85C 48pin LQFP (0.5mm pitch)
AKD7736B Evaluation Board for AK7736B
ピン配置
AK7736BLQFP
) ***プルダウン抵抗付き ***:ピン名
Input
Output
I/O
Power
PIN
48
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
36
35
34
33
32
31
30
29
28
27
26
25
47
46
45
44
43
42
41
40
39
38
37
TESTI1
SDOUT2B
SDOUT1
SDIN1
SDIN2B
TESTI3
BITCLK1
LRCLK1
TVDD
VSS
XTI
XTO
SDOUT4
SDOUT3
SDOUT2A
RDY
VSS
VDD
I2CSEL
PDN
SDIN2A
LRCLKO
BITCLKO
CLKO
STO
SO
LRCLKI2/JX2
BITCLKI2/JX1
SDIN4
CSN/CAD1
SI/CAD0
SDA
SCLK/SCL
VDD
VSS
AVDRV
SDIN3
VSS
VDD
BITCLKI3
LRCLKI3
SDIN2C
JX0
EXPDN
VDD
VSS
LFLT
48pin LQFP
(TOP VIEW)
TESTI2
[AK7736B]
MS1562-J-00-PB 2013/10
- 6 -
ピン機能
No
pin名称
I/O
機能
分類
1
TESTI1
I
テストピン (プルダウン抵抗付)
VSSに接続して下さい。
テスト
2
SDOUT2B
O
シリアルデータ2B出力ピン
シリアルデータ
3
SDOUT1
O
シリアルデータ1出力ピン
4
SDIN1
I
シリアルデータ1入力
シリアルデータ
5
SDIN2B
I
シリアルデータ2B入力
6
TESTI3
I
テストピン (プルダウン抵抗付)
VSSに接続して下さい。
テスト
7
BITCLK1
I/O
シリアルビットクロック1ピン (プルダウン抵抗付)
システムクロック
8
LRCLK1
I/O
LRチャネル選択1ピン (プルダウン抵抗付)
9
TVDD
-
AK7736B 1pin-8pin I/O用電源ピン 1.73.6V
電源
10
VSS
-
AK7736Bグランドピン 0V
11
XTI
I
発振回路入力ピン
水晶振動子を使用する場合は、水晶振動子をXTI pinXTO pin
に接続します。水晶振動子を使用しない場合は、外部クロッ
クをXTI pinに入力します。
システムクロック
12
XTO
O
発振回路出力ピン
水晶振動子を使用する場合、水晶振動子をXTI pinXTO pin
に接続します。外部クロックを使用する場合はオープンにし
てください。
13
SDOUT4
O
シリアルデータ4出力ピン
シリアルデータ
14
SDOUT3
O
シリアルデータ3出力ピン
15
SDOUT2A
O
シリアルデータ2A出力ピン
16
RDY
O
RDY pin
ステータス
17
VSS
-
AK7736Bグランドピン 0V
電源
18
VDD
-
AK7736B電源ピン 3.03.6V (typ 3.3V)
19
I2CSEL
I
I2CBUS選択ピン
I2CSEL pin= “L”: SPIインタフェース
I2CSEL pin= H”: I2CBUSインタフェース
I2CSEL pin“L(VSS)”, “H(VDD)”固定で使用してください。
I2C選択
20
PDN
I
パワーダウンNピン (パワーダウン)
AK7736Bパワーダウンするのに使用します。
電源立ち上げ時は L”にしてください。
パワーダウン
21
SDIN2A
I
シリアルデータ2A入力
シリアルデータ
22
LRCLKO
O
LRチャネル選択出力ピン
システムクロック
23
BITCLKO
O
出力シリアルビットクロックピン
24
CLKO
O
クロック出力ピン
クロック出力
25
STO
O
ステータス出力ピン
ステータス
26
SO
O
SO pin
CSN pin= H”の時、Hi-Z出力です。
マイコンIF
27
LRCLKI2
I
LRチャネル選択入力2ピン (FSCONV)
システムクロック
JX2
I
外部条件Jump2 pin
外部条件
28
BITCLKI2
I
入力シリアルビットクロック2ピン (FSCONV)
システムクロック
JX1
外部条件Jump1 pin
外部条件
29
SDIN4
I
シリアルデータ4入力ピン
シリアルデータ
[AK7736B]
MS1562-J-00-PB 2013/10
- 7 -
30
CSN
I
マイコンインタフェース用リクエストNピン (I2CSEL pin= “L”)
パワーダウン中および、マイコンとのインタフェースを行わな
い場合は、CSN pin= H”にしてください。
マイコンIF
CAD1
I
I2CBUSアドレス1ピン (I2CSEL pin= “H”)
I
2
C
31
SI
I
マイコンインタフェース用シリアルデータ入力 (I2CSEL pin= “L”)
使用しない場合は、SI pin= L”にしてください。
マイコンIF
CAD0
I
I2CBUSアドレス0ピン (I2CSEL pin= “H”)
I
2
C
32
SDA
O
I2CSEL pin= L”
Hi-Z出力です。I2CSEL pin= L”のときはオープンにしてくださ
い。
オープン
I/O
I2CSEL pin= H”
SDA I2CBUSインタフェース
I
2
C
33
SCLK
I
I2CSEL pin= “L”
マイコンインタフェース用シリアルデータクロックピン
クロックを入力しない時は、SCLK pin= H”にしてください。
マイコンIF
SCL
I
I2CSEL pin= H”
SCL I2CBUSインタフェース
I
2
C
34
VDD
-
AK7736B電源ピン 3.03.6V (typ 3.3V)
電源
35
VSS
-
AK7736Bグランドピン 0V
36
AVDRV
AVDRV pin
1μFのコンデンサを35pin(VSS)との間に接続します。
外部回路には使用しないで下さい。
アナログ出力
37
SDIN3
I
シリアルデータ3入力
シリアルデータ
38
VSS
-
AK7736Bグランドピン 0V
電源
39
VDD
-
AK7736B電源 pin 3.03.6V (typ 3.3V)
40
BITCLKI3
I
入力シリアルビットクロック3ピンSRC用)
システム
クロック
41
LRCLKI3
I
LRチャネル選択入力3ピンSRC用)
42
SDIN2C
I
シリアルデータ2C入力
シリアルデータ
43
JX0
I
外部条件JUMP0入力ピン
外部条件
44
EXPDN
O
パワーダウン信号出力ピン
パワーダウン
45
VDD
-
AK7736B電源ピン 3.03.6V (typ 3.3V)
電源
46
TESTI2
I
テストピン(プルダウン抵抗付)
VSSに接続して下さい。
テスト
47
VSS
-
AK7736Bグランドピン 0V
電源
48
LFLT
O
PLLC接続ピン
C=12nF47pin(VSS)に接続します。
アナログ出力
Note 1. ディジタル入力ピンは、オープンにしないで下さい。
Note 2. I2CSEL pin L(VSS)”または “H(VDD)”固定で使用してください。
使用しないピンの処理につい
使用しない入出力ピンは下記の設定を行い、適切に処理して下さい。
Pin Name
Setting
出力ピン
オープン
双方向ピン
SDA
LRCLK1
BITCLK1
オープン
VSSに接続
VSSに接続
入力ピン
VSSに接続
[AK7736B]
MS1562-J-00-PB 2013/10
- 8 -
パワーダウン時(PDN pin = L ) の出力ピン状態
No
pin名称
I/O
パワーダウン時の状態
No
pin名称
I/O
パワーダウン時の状態
2
SDOUT2B
O
“L”出力
22
LRCLKO
O
“L”出力
3
SDOUT1
O
“L”出力
23
BITCLKO
O
“L”出力
7
BITCLK1
I/O
入力
24
CLKO
O
“L”出力
8
LRCLK1
I/O
入力
25
STO
O
“L”出力
12
XTO
O
H出力
26
SO
O
Hi-Z出力
13
SDOUT4
O
“L”出力
32
SDA
I/O
Hi-Z出力
14
SDOUT3
O
“L”出力
44
EXPDN
O
“L”出力
15
SDOUT2A
O
“L”出力
48
LFLT
O
“L”出力
16
RDY
O
“L”出力
I2CSEL pinSDA pinの関係
I2CSEL
PDN
SDA
SPI
L
L
Hi-Z
インタフェース
L
H
Hi-Z
I
2
C BUS対応
H
L
“Hi-Z” pull-up
H
H
function
6. 絶対最大定格
(VSS=0V: すべての電圧はグランドに対する値です)
Parameter
Symbol
min
max
Unit
電源電圧
TVDD
VDD
TVDD
VDD
-0.3
-0.3
4.3
4.3
V
V
入力電流(除:電源ピン)
IIN
±10
mA
ディジタル入力電圧(1pin-8pin)
VINDT
-0.3
(TVDD+0.3)
V
ディジタル入力電圧(1pin-8pin以外)
VIND
-0.3
(VDD+0.3)
動作周囲温度
Ta
-40
85
保存温度
Tstg
-65
150
注意: この値を超えた条件で使用した場合、デバイスを破壊することがあります。また通常の動作は保
証されません。
7. 推奨動作条件
(VSS=0V: 全ての電圧はグランドに対する値です)
Parameter
Symbol
min
typ
max
Unit
電源電圧
TVDD
VDD
TVDD
VDD
1.7
3.0
1.8
3.3
3.6
3.6
V
V
Note 3. TVDD 1pin-8pin I/O 用電源ピンです。
Note 4. TVDD, VDD の立ち上げ順の規定はありません。PDN pin= Lの状態で各電源を立ち上げ、全て
の電源が立ち上がった後、PDN pin= Hにしてください。
Note 5. I
2
C BUS を使用する場合(I2CSEL pin= “H”)、周辺デバイスが電源 ON の状態で AK7736B の電源
OFFにしないで下さい。また、SDA, SCL のプルアップ抵抗の接続先は VDD 以下にして下さ
い。 (SDA, SCL pinには VDD に対して、ダイオードが存在します)
[AK7736B]
MS1562-J-00-PB 2013/10
- 9 -
8. 電気的特性
SRC特性
1) SRC
(Ta= -40°C~85°C; TVDD=1.8V, VDD=3.3V; VSS=0V; data = 24bit; measurement bandwidth = 20Hz~FSO/2;
unless otherwise specified.)
Parameter
Symbol
min
typ
max
Unit
Resolution
24
Bits
Input Sample Rate
FSI
8
96
kHz
Output Sample Rate
FSO
8
96
kHz
THD+N (Input= 1kHz, 0dBFS)
FSO/FSI=44.1kHz/48kHz
FSO/FSI=44.1kHz/96kHz
FSO/FSI=48kHz/44.1kHz
FSO/FSI=48kHz/96kHz
FSO/FSI=48kHz/8kHz
FSO/FSI=16kHz/48kHz
FSO/FSI=16kHz/44.1kHz
FSO/FSI=8kHz/48kHz
FSO/FSI=8kHz/44.1kHz
-112
-111
-112
-113
-111
-113
-100
-113
-95
-103
dB
dB
dB
dB
dB
dB
dB
dB
dB
Dynamic Range (Input= 1kHz, -60dBFS)
FSO/FSI=44.1kHz/48kHz
FSO/FSI=44.1kHz/96kHz
FSO/FSI=48kHz/44.1kHz
FSO/FSI=48kHz/96kHz
FSO/FSI=48kHz/8kHz
FSO/FSI=16kHz/48kHz
FSO/FSI=16kHz/44.1kHz
FSO/FSI=8kHz/48kHz
FSO/FSI=8kHz/44.1kHz
Dynamic Range (Input= 1kHz, -60dBFS, A-weighted)
FSO/FSI=44.1kHz/48kHz
108
113
113
113
113
113
113
113
111
114
115
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
Ratio between Input and Output Sample Rate
FSO/FSI
0.167
6
-
2) FSCONV
(Ta= -40°C ~85°C; TVDD=1.8V, VDD=3.3V; VSS=0V; data = 24bit; measurement bandwidth = 20Hz~FSO/2;
unless otherwise specified.)
Parameter
Symbol
min
typ
max
Unit
Resolution
24
Bits
Input Sample Rate
FSI
44.1
48
kHz
Output Sample Rate
FSO
8
16
kHz
THD+N (Input= 1kHz, 0dBFS)
FSO/FSI=16kHz/48kHz
FSO/FSI=16kHz/44.1kHz
FSO/FSI=8kHz/48kHz
FSO/FSI=8kHz/44.1kHz
-114
-95
-115
-97
dB
dB
dB
dB
Dynamic Range (Input= 1kHz, -60dBFS)
FSO/FSI=16kHz/48kHz
FSO/FSI=16kHz/44.1kHz
FSO/FSI=8kHz/48kHz
FSO/FSI=8kHz/44.1kHz
Dynamic Range (Input= 1kHz, -60dBFS, A-weighted)
FSO/FSI=8kHz/48kHz
114
114
114
114
117
dB
dB
dB
dB
dB
Ratio between Input and Output Sample Rate
FSO/FSI
0.167
0.363
-
Note 6. FSCONV への入力信号の帯域は、出力サンプリングレート 8kHz の場合 4kHz 以上、出力サンプ
リングレートが 16kHz の場合 8kHz 以上が、十分に減衰されている必要があります。
[AK7736B]
MS1562-J-00-PB 2013/10
- 10 -
DC特性
(Ta= -40°C ~85°C, VSS=0V, VDD=3.0~3.6V, TVDD=1.7~3.6V)
Parameter
Symbol
min
typ
max
Unit
ハイレベル入力電圧1 (Note 7)
VIH1
80%TVDD
V
ローレベル入力電圧1 (Note 7)
VIL1
20%TVDD
V
ハイレベル入力電圧2 (Note 8)
VIH2
80%VDD
V
ローレベル入力電圧2 (Note 8)
VIL2
20%VDD
V
SCL, SDA ハイレベル入力電圧
VIH3
70%VDD
V
SCL, SDA ローレベル入力電圧
VIL3
30%VDD
V
ハイレベル出力電圧1 Iout= -100A (Note 7)
1.7TVDD3.0
VOH1
TVDD-0.3
V
3.0TVDD3.6
VOH1
TVDD-0.5
ローレベル出力電圧1 Iout=100A (Note 7)
1.7TVDD3.0
VOL1
0.3
V
3.0TVDD3.6
VOL1
0.5
ハイレベル出力電圧2 Iout= -100A (Note 8)
VOH2
VDD-0.5
V
ローレベル出力電圧2 Iout=100A (Note 8)
VOL2
0.5
V
SDA ローレベル出力電圧 Iout=3mA
VOL3
0.4
V
入力リーク電流 (Note 9)
入力リーク電流 プルダウン抵抗付きピン (Note 10)
Iin
Iid
81
±10
A
A
Note 7. 1pin-8pin に対応します。
Note 8. 1pin-8pin, SDA, SCL を除いたピンに対応します。
Note 9. プルダウン抵抗付ピン, XTI pin を除きます。
Note 10. プルダウン抵抗付ピン(typ. 40.7kΩ) LRCLK1, BITCLK1, TESTI1, TESTI2, TESTI3 pin です。
消費電流
(Ta=25°C, VSS=0V, VDD=3.0~3.6V(typ=3.3V, max=3.6V), TVDD=1.7~3.6V(typ=1.8V, max=3.6V))
Parameter
min
typ
max
Unit
動作時消費電流 (Note 11)
TVDD
0.3
0.5
mA
VDD
31
50
mA
パワーダウン時消費電流
TVDD
0.01
μA
(PDN = L)
VDD
1
μA
Note 11. 消費電流値は使用周波数および DSP プログラム内容によって変化します。
[AK7736B]
MS1562-J-00-PB 2013/10
- 11 -
9. ディジタルフィルタ特性
SRC
(Ta= -40°C~85°C, VDD=3.0~3.6V, TVDD=1.7~3.6V, VSS =0V)
Parameter
Symbol
min
typ
max
Unit
通過域 -0.01dB
0.980FSO/FSI6.000
PB
0
0.4583FSI
kHz
0.900FSO/FSI0.990
PB
0
0.4167FSI
kHz
0.533FSO/FSI0.909
PB
0
0.2182FSI
kHz
0.490FSO/FSI0.539
PB
0
0.2177FSI
kHz
0.450FSO/FSI0.495
PB
0
0.1948FSI
kHz
0.225FSO/FSI0.455
PB
0
0.1312FSI
kHz
通過域 -0.50dB
0.167FSO/FSI0.227
PB
0
0.0658FSI
kHz
阻止域
0.980FSO/FSI6.000
SB
0.5417FSI
kHz
0.900FSO/FSI0.990
SB
0.5021FSI
kHz
0.533FSO/FSI0.909
SB
0.2974FSI
kHz
0.490FSO/FSI0.539
SB
0.2812FSI
kHz
0.450FSO/FSI0.495
SB
0.2604FSI
kHz
0.225FSO/FSI0.455
SB
0.1802FSI
kHz
0.167FSO/FSI0.227
SB
0.0970FSI
kHz
通過域リップル
0.225FSO/FSI6.000
PR
±0.01
dB
0.167FSO/FSI0.227
PR
±0.50
dB
阻止域減衰量
0.450FSO/FSI6.000
SA
95.2
dB
0.167FSO/FSI0.455
SA
90.0
dB
群遅延
(Tsi=1/fsi,Tso=1/fso)
Note 12
GD
54Tsi + 9Tso
Tsi,Tso
Note 12. 入力と出力の位相ずれがない時の L, R のデータが入力された後の LRCLKI3 の立ち上がりか
ら、L, R データを出力する前の LRCLKO の立ち上がりまでの時間です。
FSCONV
(Ta= -40°C~85°C, VDD=3.0~3.6V, TVDD=1.7~3.6V, VSS =0V)
Parameter
Symbol
min
typ
max
Unit
通過域 -0.01dB
0.167FSO/FSI0.363
PB
0
0.1814FSI
kHz
阻止域
0.167FSO/FSI0.363
SB
0.8185FSI
kHz
通過域リップル
0.167FSO/FSI0.363
PR
±0.005
dB
阻止域減衰量
0.167FSO/FSI0.363
SA
94.0
dB
群遅延
(Tsi=1/fsi,Tso=1/fso)
Note 13
GD
8Tsi + 1Tso
Tsi,Tso
Note 6. FSCONV への入力信号の帯域は、出力サンプリングレート 8kHz の場合 4kHz 以上、出力サン
プリングレートが 16kHz の場合 8kHz 以上が、十分に減衰されている必要があります。
Note 13. 入力と出力の位相ずれがない時の、データが入力された後の LRCLKI2 の立ち上がりから、
データを出力する前の LRCLKO の立ち上がりまでの時間です。
[AK7736B]
MS1562-J-00-PB 2013/10
- 12 -
10. スイッチング特性
システムクロック
(Ta= -40°C~85°C; VDD=3.0~3.6V, TVDD=1.7~3.6V, VSS =0V; CL=20pF)
Parameter
Symbol
min
typ
max
a)水晶振動子使用時
CKM[2:0]bits=0h
fXTI
11.2896
12.288
MHz
CKM[2:0]bits=1h
fXTI
16.9344
18.432
MHz
b)外部クロック使用時
デューティ比
40
50
60
%
CKM[2:0]bits=0h,2h
fXTI
11.0
11.2896
12.288
12.4
MHz
CKM[2:0]bits=1h
fXTI
16.5
16.9344
18.432
18.6
MHz
LRCLK1周波数 (Note 14)
fs
8
96
kHz
BITCLK1周波数 (Note 15)
32,48,64
fs
ハイレベル幅
ローレベル幅
tBCLKH
tBCLKL
64
64
ns
ns
周波数
fBCLK
0.23
3.072
6.2
MHz
LRCLKI2周波数(FSCONV) (Note 16)
fs
44.1
48
kHz
BITCLKI2周波数(FSCONV) (Note 17)
32,48,64,12
8
fs
ハイレベル幅
ローレベル幅
tBCLKH
tBCLKL
64
64
ns
ns
周波数
fBCLK
1.25
3.072
6.2
MHz
LRCLKI3周波数(SRC)
fs
8
96
kHz
BITCLKI3周波数(SRC)
32,48,64,12
8
fs
ハイレベル幅
ローレベル幅
tBCLKH
tBCLKL
32
32
ns
ns
周波数
fBCLK
0.23
3.072
12.4
MHz
Note 14.LRCLK1とサンプリングレート(fs)は、一致している必要があります。
Note 15. BITCLK1 を内部動作用の基準クロックとして使用する場合は、LRCLK1 と同期し、周波数は固
定している必要があります。
Note 16. CKM mode 4 時は fs=8~48kHz です。
Note 17. CKM mode 4 時は 128fs は禁止です。
パワーダウン
(Ta= -40°C~85°C; VDD=3.0~3.6V, TVDD=1.7~3.6V, VSS =0V)
Parameter
Symbol
min
typ
max
Unit
PDN (Note 18)
tRST
600
ns
Note 18. 電源投入時は Lにしてください。
[AK7736B]
MS1562-J-00-PB 2013/10
- 13 -
シリアルデータインタフェース
(Ta= -40°C ~85°C; VDD=3.0~3.6V, TVDD=1.7~3.6V, VSS =0V; CL=20pF)
Parameter
Symbol
min
typ
max
Unit
DSP部入力 SDIN1, 2A, 2B, 2C, 3, 4 (Note 19)
BITCLK1 “↑からLRCLK1への遅延時間 (Note 20)
tBLRD
20
ns
LRCLK1からBITCLK1 “↑への遅延時間 (Note 20)
tLRBD
20
ns
シリアルデータ入力 ラッチセットアップ時間
tBSIDS
80
ns
シリアルデータ入力 ラッチホールド時間
tBSIDH
80
ns
SRC部入力 SDIN3
BITCLKI3 “↑”からLRCLKI3への遅延時間 (Note 21)
tBLRD
20
ns
LRCLKI3からBITCLKI3 “↑への遅延時間 (Note 21)
tLRBD
20
ns
シリアルデータ入力 ラッチセットアップ時間
tBSIDS
40
ns
シリアルデータ入力 ラッチホールド時間
tBSIDH
40
ns
FSCONV部入力 SDIN4 (Note 22)
BITCLKI2 “↑”からLRCLKI2への遅延時間 (Note 23)
tBLRD
20
ns
LRCLKI2からBITCLKI2 “↑への遅延時間 (Note 23)
tLRBD
20
ns
シリアルデータ入力 ラッチセットアップ時間
tBSIDS
40
ns
シリアルデータ入力 ラッチホールド時間
tBSIDH
40
ns
出力 SDOUT1, SDOUT2, SDOUT3, SDOUT4
BITCLKO周波数 (Note 24)
fBCLK
64
fs
BITCLKOデューティ比 (Note 24)
50
%
BITCLKO “↓からLRCLKOへの遅延時間 (Note 25)
tMBL
-20
40
ns
LRCLK1からシリアルデータ出力遅延時間 (Note 26)
tLRD
80
ns
BITCLK1“↓”からシリアルデータ出力遅延時間 (Note 27)
tBSOD
80
ns
LRCLKOからシリアルデータ出力遅延時間 (Note 26)
tLRD
80
BITCLKO ↓”からシリアルデータ出力遅延時間 (Note 28)
tBSOD
80
SDINn → SDOUTn (n=1, 2A, 2B, 2C, 3, 4)
SDINnからSDOUTn出力遅延時間
tIOD
60
ns
Note 19. CKM mode 4 時は LRCLKI2, BITCLKI2 からの時間です。
Note 20. BITCLK1の極性が反転している場合は BITCLK1 ↓”になります。
Note 21. BITCLKI3 の極性が反転している場合は BITCLKI3 ↓”になります。
Note 22. CKM mode 4 時を除きます。
Note 23. BITCLKI2 の極性が反転している場合は BITCLKI2 ↓”になります。
Note 24. スレーブモード時は除きます。
Note 25. コントロールレジスタ BCKOP bit= 1時は BITCLKO “↑に対しての値です。
Note 26. I
2
S 互換モード時を除きます
Note 27. BITCLK1の極性を反転させた場合は BITCLK1 ↑”になります。
Note 28. BITCLKO の極性を反転させた場合は BITCLKO “↑になります。
[AK7736B]
MS1562-J-00-PB 2013/10
- 14 -
マイコンインタフェース
(Ta= -40°C ~85°C; VDD=3.0~3.6V, TVDD=1.7~3.6V, VSS=0V; CL=20pF)
Parameter
Symbol
min
typ
max
Unit
マイコンインタフェース用信号
SCLK 周波数
fSCLK
2.1
MHz
SCLK ローレベル幅
tSCLKL
200
ns
SCLK ハイレベル幅
tSCLKH
200
ns
マイコンAK7736B
CSNハイレベル幅
tWRQH
500
ns
CSN “↑”からPDN “↑”
tRST
600
ns
PDN “↑”からCSN “↓”
tIRRQ
1
ms
CSN “↓”からSCLK “↓
tWSC
500
ns
SCLK “↑からCSN “↑”
tSCW
800
ns
SI ラッチセットアップ時間
tSIS
200
ns
SI ラッチホールド時間
tSIH
200
ns
AK7736Bマイコン
SCLK “↓からSO出力遅延時間
tSOS
200
ns
SCLK “↑からSO出力ホールド時間 (Note 29)
tSOH
200
ns
Note 29. コマンドコードの 8bit 目入力時は除きます。
I
2
C BUSインタフェース
(Ta= -40°C ~85°C; VDD=3.0~3.6V, TVDD=1.7~3.6V, VSS=0V; CL=20pF)
Parameter
Symbol
min
typ
max
Unit
I
2
C Timing
SCL clock frequency
fSCL
400
kHz
Bus Free Time Between Transmissions
tBUF
1.3
s
Start Condition Hold Time (prior to first Clock pulse)
tHD:STA
0.6
s
Clock Low Time
tLOW
1.3
s
Clock High Time
tHIGH
0.6
s
Setup Time for Repeated Start Condition
tSU:STA
0.6
s
SDA Hold Time from SCL Falling
tHD:DAT
0
0.9
s
SDA Setup Time from SCL Rising
tSU:DAT
0.1
s
Rise Time of Both SDA and SCL Lines
tR
0.3
s
Fall Time of Both SDA and SCL Lines
tF
0.3
s
Setup Time for Stop Condition
tSU:STO
0.6
s
Pulse Width of Spike Noise Suppressed By Input Filter
tSP
0
50
ns
Capacitive load on bus
Cb
400
pF
[AK7736B]
MS1562-J-00-PB 2013/10
- 15 -
タイミング波形
1/fXTI
1/fXTI
VIH2
VIL2
XTI
1/fs
1/fs
VIH1,2
VIL1,2
LRCLK1(I)
tBCLKL
tBCLKH
1/fBCLK
1/fBCLK
VIH1,2
VIL1,2
tBCLK=1/fBCLK
tXTI=1/fXTI
ts=1/fs
LRCLKI2
LRCLKI3
BITCLK1(I)
BITCLKI2
BITCLKI3
Figure 3. システムクロック
VIL2
tRST
PDN
Figure 4.パワーダウン
[AK7736B]
MS1562-J-00-PB 2013/10
- 16 -
tBSIDS
tBLRD
tLRBD
D
VIH1
D
LRCLK1(I)
BITCLK1(I)
VIL1
D
VIH1
D
VIL1
D
VIH1,2
D
VIL1,2
D
tBSIDH
SDINn
n=1,2A,2B,2C,3,4
tBSIDS
tBLRD
tLRBD
D
VIH2
D
LRCLKI3
BITCLKI3
VIL2
D
VIH2
D
VIL2
D
VIH2
D
VIL2
D
tBSIDH
SDIN3
tBSIDS
tBLRD
tLRBD
D
VIH2
D
LRCLKI2
BITCLKI2
VIL2
D
VIH2
D
VIL2
D
VIH2
D
VIL2
D
tBSIDH
SDIN4
Figure 5. スレーブモード入力インタフェース
tBSIDS
tMBL
tMBL
D
50%VDD
D
LRCLKO
BITCLKO
VIH1,2
D
VIL1,2
D
tBSIDH
SDINn
n=1,2A,2B,2C,3,4
50%VDD
D
Figure 6. マスタモード入力インタフェース
[AK7736B]
MS1562-J-00-PB 2013/10
- 17 -
tLRD
D
VIH1
D
LRCLK1(I)
BITCLK1(I)
VIL1
D
VIH1
D
VIL1
D
SDOUTn
n=1,2A,2B,3,4
tBSOD
D
tLRD
D
tBSOD
D
50%VDD, TVDD
D
Figure 7.スレーブモード出力インタフェース
tLRD
D
LRCLKO
BITCLKO
SDOUTn
n=1,2A,2B,3,4
tBSOD
D
tLRD
D
tBSOD
D
50%VDD
D
50%VDD
D
50%VDD,TVDD
D
LRCLK1(O)
BTCLK1(O)
Figure 8. マスタモード出力インタフェース
[AK7736B]
MS1562-J-00-PB 2013/10
- 18 -
tSCLKH
tSCLKL
1/fSCLK
1/fSCLK
CSN
VIH3
VIL3
tWRF
tWRR
SCLK
VIH3
VIL3
tSF
tSR
VIH3
VIL3
VIH3
VIL3
tRST
PDN
CSN
tIRRQ
Figure 9. マイコンインタフェース用信号
tWRQH
tSIS
tSIH
tSCW
tSCW
tWSC
tSCW
CSN
SI
VIH3
VIL3
VIH3
tWSC
SCLK
VIL3
VIH3
VIL3
Figure 10. マイコンAK7736B
[AK7736B]
MS1562-J-00-PB 2013/10
- 19 -
Figure 11. AK7736Bマイコン
tHIGH
SCL
SDA
VIH3
tLOW
tBUF
tHD:STA
tR
tF
tHD:DAT
tSU:DAT
tSU:STA
Stop
Start
Start
Stop
tSU:STO
VIL3,VOL3
VIH3
VIL3
tSP
Figure 12. I
2
C BUS インタフェース
tSOS
tSOH
SCLK
VIL3
VIH3
SO
50%VDD
[AK7736B]
MS1562-J-00-PB 2013/10
- 20 -
11. パッケージ
外形寸法図
48pin LQFP (Unit mm)
ASECL: LQFP48-7x7-0.50 PP-C-06-B268
材質・メッキ仕様
パッケージ材質:エポキシ系樹脂
リードフレーム材質:銅
リードフレーム処理:半田(無鉛)メッキ
/