AKM AK4458VN 仕様

  • こんにちは!AKM AK4458 AK4458 データシートの内容を理解しています。このプレミアムDACの機能、仕様、アプリケーションなど、ご質問にお答えします。例えば、サンプリングレート、デジタルフィルタの種類、インターフェースフォーマットなど、詳細な情報をお伝えできます。
  • AK4458の対応サンプリングレートは?
    搭載されているデジタルフィルタの種類は?
    AK4458のデジタルオーディオインターフェースフォーマットは?
    AK4458のパッケージは?
[AK4458]
014011794-J-02 2017/07
- 1 -
1.
AK4458 は新開発の歪低減技術により業界最高水準の低歪特性を実現した 32-bit 8ch Premium DAC です。
最大 768kHz PCM 入力と 11.2MHz DSD 入力に対応しているため、ネットワークオーディオ
USB-DACカーオーディオシステム等で普及の進むハイレゾリューション音源の再生に最適ですまた、
新規搭載の OSR-Doubler技術により広い信号帯域低帯域外ノイズ特性と低消費電力を両立すると共に、
5 種類の 32-bit Digital Filter を内蔵しているため様々なアプリケーションで柔軟かつ容易に音質作り
可能です。
アプリケーショAVレシーバーCD/SACD プレイヤーネットワークオーディオ、USB DACUSB
ヘッドフォン、Sound Plate/Bar、カーオーディオ、車載用別体アンプ、計測器、測定器、制御システ
2.
(1) DR, S/N: 115dB
(2) THD+N: -107dB
(3) 256倍オーバサンプリング
(4) サンプリングレート: 8kHz 768kHz
(5) 32ビット8倍ディジタルフィルタ
- Ripple: 0.0032dB, Attenuation: 80dB(シャープロールオフフィルタ設定時)
- 5種類の高音質フィルタオプション
・シャープロールオフフィルタ
・スローロールオフフィルタ
・ショートディレイ シャープロールオフフィルタ(GD=5.8/fs
・ショートディレイ スローロールオフフィルタ(GD=4.8/fs
・スーパースローロールオフフィルタ
(6) 強ジッタ耐力
(7) 低歪差動出力
(8) DSD入力対応
(9) Daisy Chain
(10) 32, 44.1,48kHz対応ディジタルディエンファシス内蔵
(11) ソフトミュート
(12) ディジタルATT(255 levels and 0.5dB step)
(13) オーディオI/Fフォーマット:
- 24/32 ビット前詰め
- 16/20/24/32 ビット後詰め
- I
2
S
- DSD
- TDM
(14) 3-wire Serial and I2C μP I/F
(15) マスタクロック:
- 30kHz ~ 32kHz: 1152fs
- 30kHz ~ 54kHz: 512fs or 768fs
- 30kHz ~ 108kHz: 256fs or 384fs
- 108kHz ~ 216kHz: 128fs or 192fs
~ 384kHz:64fs or 128fs
~ 768kHz:64fs
115dB 768kHz 32-bit 8ch Premium DAC
AK4458
[AK4458]
014011794-J-02 2017/07
- 2 -
(16) ディジタル入力レベル: CMOS
(17) 電源電圧:
- TVDD=1.7 3.6V
AVDD=3.0 5.5V
(18) 105℃対応(Tabを基板のグラウンドに接続した場合)
(19) パッケージ: 48ピン QFN
[AK4458]
014011794-J-02 2017/07
- 3 -
3.
1. ............................................................................................................................................................... 1
2. ............................................................................................................................................................... 1
3. ............................................................................................................................................................... 3
4. ブロック図と機能説明 ................................................................................................................................... 5
ブロック図 ....................................................................................................................................................... 5
機能説明 ........................................................................................................................................................... 6
5. ピン配置と機能説明 ....................................................................................................................................... 7
オーダリングガイド ....................................................................................................................................... 7
ピン配置 ........................................................................................................................................................... 7
機能説明 ........................................................................................................................................................... 8
使用しないピンの処理について ................................................................................................................... 9
6. 絶対最大定格 ................................................................................................................................................. 10
7. 推奨動作条件 ................................................................................................................................................. 10
8. 電気的特性 ..................................................................................................................................................... 11
アナログ特性 ................................................................................................................................................. 11
シャープロールオフ・フィルタ特性 ......................................................................................................... 13
スローロールオフ・フィルタ特性 ............................................................................................................. 15
ショートディレイ ャープロールオフフィルタ特性 ........................................................................... 17
ショートディレイ スローロールオフフィルタ特性 ............................................................................... 19
DSDモード特性 .............................................................................................................................................. 21
DC特性 ............................................................................................................................................................ 21
スイッチング特性 ......................................................................................................................................... 22
タイミング波形 ............................................................................................................................................. 26
9. 動作説明 ......................................................................................................................................................... 30
D/A変換モード (PCM modeDSD mode) .................................................................................................. 30
システムクロック ......................................................................................................................................... 30
オーディオインタフェースフォーマット ................................................................................................. 34
D/A変換モード(PCM modeDSD mode)切り替えタイミング ................................................................ 47
Digital FilterPCM mode ........................................................................................................................... 48
ディエンファシスフィルタ(PCM mode ............................................................................................... 48
出力ボリューム(PCM modeDSD mode ............................................................................................. 49
帯域外ノイズ除去フィルタ(PCM modeDSD mode ......................................................................... 50
ゼロ検出機能(PCM modeDSD mode ................................................................................................. 56
LRチャネル出力信号選択機能PCM modeDSD mode ..................................................................... 56
音質調整機能 (PCM modeDSD mode) .................................................................................................... 58
DSD信号フルスケール (FS) 検出機能 ....................................................................................................... 59
ソフトミュート機能(PCM modeDSD mode ..................................................................................... 60
エラー検 ..................................................................................................................................................... 61
システムリセット ......................................................................................................................................... 61
パワーダウン機能 ......................................................................................................................................... 62
パワーオフ、リセット機能 ......................................................................................................................... 63
同期化機能(PCM mode ........................................................................................................................... 66
パラレルモード(PCM mode ................................................................................................................... 67
レジスタコントロールインタフェース ..................................................................................................... 67
ファンクションリスト ................................................................................................................................. 72
レジスタマップ ............................................................................................................................................. 73
詳細説明 ......................................................................................................................................................... 74
10. 外部接続回路例 ......................................................................................................................................... 82
[AK4458]
014011794-J-02 2017/07
- 4 -
システム接続例 ............................................................................................................................................. 82
11. パッケージ ................................................................................................................................................. 86
外形寸法 ..................................................................................................................................................... 86
材質 ................................................................................................................................................................. 86
マーキング ..................................................................................................................................................... 87
12. 改訂履歴 ..................................................................................................................................................... 87
重要な注意事項 ..................................................................................................................................................... 88
[AK4458]
014011794-J-02 2017/07
- 5 -
4. ブロック図と機能説明
ブロック図
MCLK
SDTI1/DSDR1
LRCK/DSDL1
CAD0_I2C/CSN/DIF
SCL/CCLK/TDM1
SDA/CDTI/TDM0
PDN
AVDD
Clock
Divider
DVSS
TVDD
PS/CAD0_SPI
AOUTR1N
VREFH1
VREFL1
AVSS
AOUTL1P
AOUTR1P
PCM
Data
Interface
De-empha
sis
DSD
Data
Interface
8X
Interpolator
Control
Register
SCF
SCF
AOUTR2N
VREFH2
VREFL2
AOUTL2P
AOUTL2N
AOUTR2P
Vref
SDTI2/DSDL2
8X
Interpolator
SCF
SCF
Vref
Bias
I2C
AOUTR3N
VREFH3
VREFL3
AOUTL3P
AOUTL3N
AOUTR3P
8X
Interpolator
SCF
SCF
AOUTR4N
VREFH4
VREFL4
AOUTL4P
AOUTL4N
AOUTR4P
Vref
8X
Interpolator
SCF
SCF
Vref
SDTI3/DSDR2/TDMO1
SDTI4/DSDL3/TDMO2
DSDR3
DSDL4
DSDR4
VDD18
LDO
DZF/SMUTE
CAD1/DCHAIN
LDOE
DATT
Soft Mute
DSD Filter
DATT
Soft Mute
DATT
Soft Mute
DSD Filter
DATT
Soft Mute
DATT
Soft Mute
DSD Filter
DATT
Soft Mute
DATT
Soft Mute
DSD Filter
DATT
Soft Mute

Modulator
Noise
Rejection
Filter

Modulator
Noise
Rejection
Filter

Modulator
Noise
Rejection
Filter

Modulator
Noise
Rejection
Filter
AOUTL1N
Figure 1. AK4458 Block Diagram
[AK4458]
014011794-J-02 2017/07
- 6 -
機能説明
ブロック
機能
PCM Data Interface
LRCKBICK に同期して、SDTI より入力される 32bit データをシリアル/パラ
レル変換する。
DSD Data Interface
DCLKに同期して DSDL1-4DSDR1-4より入力される 1-bit データを取り込む
DATTSoft Mute
入力されたデータに DATTSoft Mute の処理を行う。
De-emphasis
入力されたデータに De-emphasis の処理を行う。
8x Interpolator
1fs レートで入力されたデータを 8fs ートにオーバーサンプリングするデジ
タル FIR フィルタ
ΔΣ Modulator
3次デジタル ΔΣ モジュレータで構成され、SCFにマルチビットデータを出力す
る。
Noise Rejection Filter
帯域外ノイズを減衰し、アナログ特性の劣化を防ぐ。
SCF
ΔΣ モジュレータのマルチビット出力をアナログ信号に変換する1 SCF(カッ
トオフ周波数 fs レートに比例)で構成されている
LDO
内部デジタル回路用電源(1.8Vtyp)を生成する。
Control Register
レジスタに書き込まれる各モードの設定を保持する。
Clock Divider
マスタークロックを分周する。PCM modeではクロックの fsレート自動検出機能に
よりマスタークロックを自動で分周し、DSD mode では DCKS bit でマスターク
ロック周波数を設定する。
[AK4458]
014011794-J-02 2017/07
- 7 -
5. ピン配置と機能説明
オーダリングガイド
AK4458VN -40105°C (Tabを基板のグラウンドに接続した場合)
-4085°C (Tabをオープンにした場合)
48-pin QFN
AKD4458 AK4458用評価ボード
ピン配置
37
AOUTR4P
38
39
40
AOUTL4N
41
VREFH4
42
43
VREFL4
44
AOUTR4N
LDOE
36
35
34
33
32
31
30
29
1
2
MCLK
3
LRCK/DSDL1
4
SDTI1/DSDR1
5
SDTI2/DSDL2
6
SDTI3/DSDR2/TDMO1
7
SDTI4/DSDL3/TDMO2
8
DSDR3
20
19
18
17
16
15
14
13
SCL/CCLK/TDM1
CAD0_I2C/CSN/ DIF
I2C
PS/CAD0_SPI
AOUTL1N
AOUTL1P
AOUTR3N
VREFL3
VREFH3
AOUTL3N
AVSS
AOUTR
2P
SDA/CDTI/TDM0
BICK/DCLK
Top View
AOUTR3P
AOUTL4P
AOUTL3P
AVDD
VREFL1
DVSS
45
46
47
TVDD
VDD18
9
DSDL4
10
DSDR4
11
DZF /SMUTE
48
PDN
24
23
22
21
VREFH1
AOUTR1P
AOUTR1N
AOUTL2P
12
CAD1/
DCHAIN
28
27
26
25
VREFL2
AOUTL2N
AOUTR2
N
VREFH2
Back Tab: Note1
Note 1. Tabオープンまたは基板のグラウンドに接続してください。
[AK4458]
014011794-J-02 2017/07
- 8 -
機能説明
No
Pin Name
I/O
Function
PD状態
1
MCLK
I
External Master Clock Input Pin
Hi-Z
2
BICK
I
Audio Serial Data Clock Pin in PCM mode
Hi-Z
DCLK
I
DSD Clock Pin in DSD mode
3
LRCK
I
Input Channel Clock Pin in PCM mode
Hi-Z
DSDL1
I
Audio Serial Data Input in DSD mode
4
SDTI1
I
Audio Serial Data Input in PCM mode
Hi-Z
DSDR1
I
Audio Serial Data Input in DSD mode
5
SDTI2
I
Audio Serial Data Input in PCM mode
Hi-Z
DSDL2
I
Audio Serial Data Input in DSD mode
6
SDTI3
I
Audio Serial Data Input in PCM mode
100kΩ
Pull down
DSDR2
I
Audio Serial Data Input in DSD mode
TDMO1
O
Audio Serial Data Output in Daisy Chain mode
7
SDTI4
I
Audio Serial Data Input in PCM mode
100kΩ
Pull down
DSDL3
I
Audio Serial Data Input in DSD mode
TDMO2
O
Audio Serial Data Output in Daisy Chain mode
8
DSDR3
I
Audio Serial Data Input in DSD mode
Hi-Z
9
DSDL4
I
Audio Serial Data Input in DSD mode
Hi-Z
10
DSDR4
I
Audio Serial Data Input in DSD mode
Hi-Z
11
DZF
O
Zero Input Detect in I
2
C Bus or 3-wire serial control mode
100kΩ
Pull down
SMUTE
I
Soft Mute Pin in Parallel control mode.
When this pin is changed to H, soft mute cycle is initiated. When
returning L, the output mute releases.
12
CAD1
I
Chip Address 0 Pin in I
2
C Bus or 3-wire serial control mode
Hi-Z
DCHAIN
I
Daisy Chain Mode select pin in Parallel control mode.
13
SDA
I/O
Control Data Pin in I
2
C Bus serial control mode
Hi-Z
CDTI
I
Control Data Input Pin in 3-wire serial control mode
TDM0
I
TDM Mode select pin in Parallel control mode.
14
SCL
I
Control Data Clock Pin in I
2
C Bus serial control mode
Hi-Z
CCLK
I
Control Data Clock Pin in 3-wire serial control mode
TDM1
I
TDM Mode select pin in Parallel control mode.
15
CAD0_I2C
I
Chip Address 0 Pin in I
2
C Bus serial control mode
Hi-Z
CSN
I
Chip Select Pin in 3-wire serial control mode
DIF
I
Audio Data Format Select in Parallel control mode.
L32-bit MSB, H32-bit I2S
16
PS
I
(I2C pin = H)
Control Mode Select Pin
L”: I
2
C Bus serial control mode ,H”: Parallel control mode.
Hi-Z
CAD0_SPI
I
(I2C pin = L)
Chip Address 0 Pin in 3-wire serial control mode
17
I2C
I
Control Mode Select Pin
“L”: 3-wire serial control mode
“H”: I
2
C Bus serial control mode or Parallel control mode.
Hi-Z
18
AOUTL1P
O
Lch Positive Analog Output 1 Pin
Hi-Z
19
AOUTL1N
O
Lch Negative Analog Output 1 Pin
Hi-Z
20
VREFL1
I
Negative Voltage Reference Input Pin, AVSS
Hi-Z
21
VREFH1
I
Positive Voltage Reference Input Pin, AVDD
Hi-Z
22
AOUTR1N
O
Rch Negative Analog Output 1 Pin
Hi-Z
23
AOUTR1P
O
Rch Positive Analog Output 1 Pin
Hi-Z
24
AOUTL2P
O
Lch Positive Analog Output 2 Pin
Hi-Z
[AK4458]
014011794-J-02 2017/07
- 9 -
No
Pin Name
I/O
Function
PD状態
25
AOUTL2N
O
L ch Negative Analog Output 2 Pin
Hi-Z
26
VREFL2
I
Negative Voltage Reference Input Pin, AVSS
Hi-Z
27
VREFH2
I
Positive Voltage Reference Input Pin, AVDD
Hi-Z
28
AOUTR2N
O
R ch Negative Analog Output 2 Pin
Hi-Z
29
AOUTR2P
O
R ch Positive Analog Output 2 Pin
Hi-Z
30
AVSS
-
Analog Ground Pin
31
AVDD
-
Analog Power Supply Pin, 3.0V5.5V
32
AOUTL3P
O
L ch Positive Analog Output 3 Pin
Hi-Z
33
AOUTL3N
O
L ch Negative Analog Output 3 Pin
Hi-Z
34
VREFH3
I
Positive Voltage Reference Input Pin, AVDD
Hi-Z
35
VREFL3
I
Negative Voltage Reference Input Pin, AVSS
Hi-Z
36
AOUTR3N
O
R ch Negative Analog Output 3 Pin
Hi-Z
37
AOUTR3P
O
R ch Positive Analog Output 3Pin
Hi-Z
38
AOUTL4P
O
L ch Positive Analog Output 4 Pin
Hi-Z
39
AOUTL4N
O
L ch Negative Analog Output 4 Pin
Hi-Z
40
VREFH4
I
Positive Voltage Reference Input Pin, AVDD
Hi-Z
41
VREFL4
I
Negative Voltage Reference Input Pin, AVSS
Hi-Z
42
AOUTR4N
O
R ch Negative Analog Output 4 Pin
Hi-Z
43
AOUTR4P
O
R ch Positive Analog Output 4 Pin
Hi-Z
44
LDOE
I
Internal LDO Enable Pin.
“L”: Disable, “H”: Enable
Hi-Z
45
TVDD
-
Digital Power Supply Pin, 3.0V3.6V
46
DVSS
-
Digital Ground Pin
47
VDD18
O
(LDOE pin = “H”)
LDO Output Pin
This pin should be connected to DVSS with 1.0µF.
(Note 4)
I
(LDOE pin = “L”)
1.8V Power Input Pin
48
PDN
I
Power-Down & Reset Pin
When “L”, the AK4458 is powered-down and the control registers
are reset to default state.
Hi-Z
Note 2. 内部プルアップ/ダウンピンを除く全ての入力ピンはフローティングにしないでください。
Note 3. PCM modeDSD mode の設定はレジスタで行います。Daisy Chain mode の設定はレジスタまた
はピンで行います。
Note 4. LDOE = HのとDVSSLDOE = LのときHi-Zです。
使用しないピンの処理について
使用しない入出力ピンは下記の設定を行い、適切に処理して下さい。
Classification
Pin Name
Setting
Analog
AOUTL1P/N, AOUTR1P/N
AOUTL2P/N, AOUTR2P/N
AOUTL3P/N, AOUTR3P/N
AOUTL4P/N, AOUTR4P/N
オープン
Digital
DZF
オープン
SDTI1-4, DSDR3, DSDL4, DSDR4
DVSSに接続
[AK4458]
014011794-J-02 2017/07
- 10 -
6. 絶対最大定格
(AVSS =DVSS =0V: Note 5)
Parameter
Symbol
min
max
Unit
Power Supplies:
Analog
Digital I/O
Digital Core
|AVSS DVSS|
AVDD
TVDD
VDD18
GND
0.3
0.3
0.3
-
6.0
4.0
2.5
0.3
V
V
V
V
Input Current, Any Pin Except Supplies
IIN
-
10
mA
Digital Input Voltage
VIND
0.3
TVDD+0.3
V
Ambient Temperature (Power applied)
Tabを基板のグラウンドに接続した場合
Tabをオープンにした場合
Ta
Ta
40
40
105
85
°C
°C
Storage Temperature
Tstg
65
150
°C
Note 5. 電圧は全てグラウンドピンに対する値です。
Note 6. AVSS, DVSSは同電位に接続して下さい。
WARNING: この値を超えた条件で使用した場合、デバイスを破壊することがあります
また通常の動作は保証されません。
7. 推奨動作条件
(AVSS =DVSS =0V: Note 5)
Parameter
Symbol
min
typ
max
Unit
Power Supplies
Analog
(LDOE pin= L”) (Note 7)
Digital I/O
Digital Core
(LDOE pin = H)(Note 8)
Digital I/O
AVDD
TVDD
VDD18
TVDD
3.0
VDD18
1.7
3.0
5.0
1.8
1.8
3.3
5.5
3.6
1.98
3.6
V
V
V
V
Voltage Reference
H voltage reference “L
voltage reference
VREFH1-4
VREFL1-4
AVDD0.5
-
-
AVSS
AVDD
-
V
V
Note 7. LDOE pin = Lのとき、TVDDVDD18と同時または先に立ち上げてください。AVDDTVDD
およびAVDDVDD18の電源立ち上げシーケンスを考慮する必要はありません。
Note 8. LDOE pin = Hのとき、内部LDO1.8Vを出力します。TVDDAVDDの電源立ち上げシーケンスを考
慮する必要はありません。
[AK4458]
014011794-J-02 2017/07
- 11 -
8. 電気的特性
アナログ特性
(1) AVDD = 5.0Vの場合
(Ta=25C: TVDD=3.3V, AVDD=5.0V: AV SS= DVSS=0V: VREFH1/2/3/4=AVDD, VREFL1/2/3/4= AVSS:
fs=44.1kHz: BICK=64fs: Signal Frequency=1kHz: 24-bit Input Data: R
L
2k: measurement bandwidth = 20Hz
~ 20kHz: External Circuit: (Figure 83) :unless otherwise specified.)
Parameter
min
typ
max
Unit
Resolution
-
-
32
bit
Dynamic Characteristics (Note 9)
THD+N
fs=44.1kHz
BW=20kHz
0dBFS
60dBFS
-
-
-107
-52
-100
-
dB
dB
fs=96kHz
BW=40kHz
0dBFS
60dBFS
-
-
-104
-48
-
-
dB
dB
fs=192kHz
BW=40kHz
BW=80kHz
0dBFS
60dBFS
60dBFS
-
-
-
-104
-48
-44
-
-
-
dB
dB
dB
Dynamic Range (60dBFS with A-weighted) (Note 10)
110
115
-
dB
S/N (A-weighted) (Note 11)
110
115
-
dB
Inter channel Isolation (1kHz)
100
110
-
dB
DC Accuracy
Inter channel Gain Mismatch
-
0
0.3
dB
Gain Drift (Note 12)
-
20
-
ppm/°C
Output Voltage (Note 13)
2.65
2.8
2.95
Vpp
Load Resistance (Note 14)
2
-
-
k
Load Capacitance (Note 14)
-
-
30
pF
Power Supplies
Power Supply Current
Normal operation
(PDN pin = “H”, LchRchに逆相信号を入力)
AVDD
TVDD (fs = 44.1kHz)
TVDD (fs = 96kHz)
TVDD (fs = 192kHz)
-
-
-
-
31
8
13
20
41
11
17
26
mA
mA
mA
mA
Power down (PDN pin = “L”) (Note 15)
AVDD+TVDD
1
100
A
[AK4458]
014011794-J-02 2017/07
- 12 -
(2) AVDD = 3.3Vの場合
(Ta=25°C: TVDD=3.3V, AVDD=3.3V: AVSS= DVSS=0V: VREFH1/2/3/4=AVDD, VREFL1/2/3/4= AVSS:
fs=44.1kHz: BICK=64fs: Signal Frequency=1kHz: 24-bit Input Data: R
L
2k: measurement bandwidth = 20Hz
~ 20kHz: External Circuit: (Figure 83) :unless otherwise specified.)
Parameter
min
typ
max
Unit
Resolution
-
-
32
bit
Dynamic Characteristics (Note 9)
THD+N
fs=44.1kHz
BW=20kHz
0dBFS
60dBFS
-
-
-93
-48
-86
-
dB
dB
fs=96kHz
BW=40kHz
0dBFS
60dBFS
-
-
-92
-45
-
-
dB
dB
fs=192kHz
BW=40kHz
BW=80kHz
0dBFS
60dBFS
60dBFS
-
-
-
-92
-45
-41
-
-
-
dB
dB
dB
Dynamic Range(60dBFS with A-weighted) (Note 10)
106
111
-
dB
S/N (A-weighted) (Note 11)
106
111
-
dB
Inter channel Isolation (1kHz)
100
110
-
dB
DC Accuracy
Inter channel Gain Mismatch
-
0
0.3
dB
Gain Drift (Note 12)
-
20
-
ppm/°C
Output Voltage (Note 13)
1.66
1.85
2.04
Vpp
Load Resistance (Note 14)
2
-
-
k
Load Capacitance (Note 14)
-
-
30
pF
Power Supplies
Power Supply Current
Normal operation
(PDN pin = “H”, LchRchに逆相信号を入力)
AVDD
TVDD (fs = 44.1kHz)
TVDD (fs = 96kHz)
TVDD (fs = 192kHz)
-
-
-
-
24
8
13
20
-
-
-
-
mA
mA
mA
mA
Power down (PDN pin = “L”) (Note 15)
AVDD+TVDD
1
100
A
Note 9. Audio Precision System Two使用。平均値測定
Note 10. (Figure 83)使用時。100 dB at 16-bit data
Note 11. (Figure 83)使用時。S/N比は入力ビット長に依存しません。
Note 12. (VREFH1/2/3/4 VREFL1/2/3/4)の電圧は+5 V一定。
Note 13. PCM mode1 kHz0 dB sineを与えたときの出力フルスケール電圧です。DSD mode1
kHzデューティレンジ25 %~75 % sine波を与えたときの出力フルスケール電圧は、±1.65 Vpp
(typ)す。出力電圧は(VREFH1/2/3/4 VREFL1/2/3/4)の電圧に比例します。
DAC1AOUT (typ.@0dB) = (AOUT+) (AOUT) = 2.8Vpp (VREFH1 VREFL1)/5
DAC2AOUT (typ.@0dB) = (AOUT+) (AOUT) = 2.8Vpp (VREFH2 VREFL2)/5
DAC3AOUT (typ.@0dB) = (AOUT+) (AOUT) = 2.8Vpp (VREFH3 VREFL3)/5
DAC4AOUT (typ.@0dB) = (AOUT+) (AOUT) = 2.8Vpp (VREFH4 VREFL4)/5
Note 14. Load Resistanceについては、AC負荷(DCカット用コンデンサ有)に対して2 kΩ (min)です。
DCカット用コンデンサ無の場合、グラウンドに対して3.5 kΩ (min)です。(Figure 83)を参照して
下さい。Load Capacitanceについてはグラウンドに対する値です。
アナログ出力は寄生容量に非常に敏感なため、可能な限り最初の抵抗をアナログ出力ピンの近
くに配置し、寄生容量が極力小さくなるように注意して下さい。
Note 15. パワーダウン時外部クロック(MCLK, BICK, LRCK)を含む全てのデジタル入力をDVSSに固定
した場合の値です。
[AK4458]
014011794-J-02 2017/07
- 13 -
シャープロールオフ・フィルタ特性
シャープロールオフ・フィルタ特性fs=44.1kHz
(Ta=-40 105°C: AVDD=3.0 5.5V, TVDD=1.7 3.6V: Normal Speed Mode: DEM=OFF: SLOW bit = 0,
SD bit=0)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Pass band (Note 16)
0.05dB
PB
0
20.0
kHz
3.0dB
PB
21.5
kHz
Pass band Ripple
PR
-0.0032
0.0032
dB
Stop band (Note 16)
SB
24.1
kHz
Stop band Attenuation (Note 18)
SA
80
dB
Group Delay (Note 17)
GD
-
26.8
-
1/fs
Frequency Response (Note 18)
0.07dB
-
0
20.0
kHz
Digital Filter + SCF (Note 18)
Frequency Response: 0 20.0kHz
-0.2
0.1
dB
シャープロールオフ・フィルタ特性fs=96kHz
(Ta=-40 105°C: AVDD=3.0 5.5V, TVDD=1.7 3.6V: Double Speed Mode: DEM=OFF: SLOW bit = 0,
SD bit=0)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Pass band (Note 16)
0.05dB
PB
0
43.5
kHz
3.0dB
PB
46.8
kHz
Pass band Ripple
PR
-0.0032
0.0032
dB
Stop band (Note 16)
SB
52.5
kHz
Stop band Attenuation (Note 18)
SA
80
dB
Group Delay (Note 17)
GD
-
26.8
-
1/fs
Frequency Response (Note 18)
0.07dB
-
0
43.5
kHz
Digital Filter + SCF (Note 18)
Frequency Response: 0 40.0kHz
-0.3
0.1
dB
シャープロールオフ・フィルタ特性fs=192kHz
(Ta=-40 105°C: AVDD=3.0 5.5V, TVDD=1.7 3.6V: Quad Speed Mode: DEM=OFF: SLOW bit = 0,
SD bit=0)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Pass band (Note 16)
0.05dB
PB
0
87.0
kHz
3.0dB
PB
93.6
kHz
Pass band Ripple
PR
-0.0032
0.0032
dB
Stop band (Note 16)
SB
105
kHz
Stop band Attenuation (Note 18)
SA
80
dB
Group Delay (Note 17)
GD
-
26.8
-
1/fs
Frequency Response (Note 18)
0.07dB
-
0
87.0
kHz
Digital Filter + SCF (Note 18)
Frequency Response: 0 80.0kHz
-1
0.1
dB
Note 16. 通過域、阻止域の周波数は fs (システムサンプリングレート) に比例し、
PB = 0.4535 fsSB = 0.546 fsです。
Note 17. デジタルフィルタによる演算遅延で16/20/24/32ビットデータが入力されてからアナログ信
が出力されるまでの時間です。
Note 18. 入力に1kHz0dBsine波を与えたときの出力レベルを0dBとします。
*ディジタルフィルタについてはシミュレーション結果を参考値として記載したものです。
[AK4458]
014011794-J-02 2017/07
- 14 -
Figure 2. Sharp Roll-off Filter Frequency Response
Figure 3. Sharp Roll-off Filter Passband Ripple
[AK4458]
014011794-J-02 2017/07
- 15 -
スローロールオフ・フィルタ特性
スローロールオフ・フィルタ特性(fs=44.1kHz
(Ta=-40 105°C: AVDD=3.0 5.5V, TVDD=1.7 3.6V: Normal Speed Mode: DEM=OFF: SLOW bit = 1,
SD bit=0)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Pass band (Note 19)
0.05dB
PB
0
8.1
kHz
3.0dB
PB
18.2
kHz
Pass band Ripple
PR
-0.043
0.043
dB
Stop band (Note 19)
SB
39.2
kHz
Stop band Attenuation (Note 18)
SA
73
dB
Group Delay (Note 17)
GD
-
6.3
-
1/fs
Frequency Response (Note 18)
0.05dB
-
0
8.1
kHz
Digital Filter + SCF (Note 18)
Frequency Response: 0 20.0kHz
-5
0.1
dB
スローロールオフ・フィルタ特性(fs=96kHz
(Ta=-40 105°C: AVDD=3.0 5.5V, TVDD=1.7 3.6V: Double Speed Mode: DEM=OFF: SLOW bit = 1,
SD bit=0)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Pass band (Note 19)
0.05dB
PB
0
17.7
kHz
3.0dB
PB
39.5
kHz
Pass band Ripple
PR
-0.043
0.043
dB
Stop band (Note 19)
SB
85.3
kHz
Stop band Attenuation (Note 18)
SA
73
dB
Group Delay (Note 17)
GD
-
6.3
-
1/fs
Frequency Response (Note 18)
0.05dB
PB
0
17.7
kHz
Digital Filter + SCF (Note 18)
Frequency Response: 0 40.0kHz
-5
0.1
dB
スローロールオフ・フィルタ特性(fs=192kHz
(Ta=-40 105°C: AVDD=3.0 5.5V, TVDD=1.7 3.6V: Quad Speed Mode: DEM=OFF: SLOW bit = 1,
SD bit=0)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Pass band (Note 19)
0.05dB
PB
0
35.5
kHz
3.0dB
PB
79.0
kHz
Pass band Ripple
PR
-0.043
0.043
dB
Stop band (Note 19)
SB
171
kHz
Stop band Attenuation (Note 18)
SA
73
dB
Group Delay (Note 17)
GD
-
6.3
-
1/fs
Frequency Response (Note 18)
0.05dB
PB
0
35.5
kHz
Digital Filter + SCF (Note 18)
Frequency Response: 0 80.0kHz
-5
0.1
dB
Note 19. 通過域、阻止域の周波数はfs(システムサンプリングレート)に比例し、
PB = 0.185 fsSB = 0.888 fsです。
[AK4458]
014011794-J-02 2017/07
- 16 -
Figure 4. Slow Roll-off Filter Frequency Response
Figure 5. Slow Roll-off Filter Passband Ripple
[AK4458]
014011794-J-02 2017/07
- 17 -
ショートディレイ シャープロールオフフィルタ特性
ショートディレ シャープロールオフフィルタ特性(fs=44.1kHz
(Ta=-40 105°C: AVDD=3.0 5.5V, TVDD=1.7 3.6V: Normal Speed Mode: DEM=OFF: SLOW bit = 0,
SD bit=1)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Pass band (Note 16)
0.05dB
PB
0
20.0
kHz
3.0dB
PB
21.5
kHz
Pass band Ripple
PR
-0.0031
0.0031
dB
Stop band (Note 16)
SB
24.1
kHz
Stop band Attenuation (Note 18)
SA
80
dB
Group Delay (Note 17)
GD
-
5.8
-
1/fs
Frequency Response (Note 18)
0.07dB
-
0
20.0
kHz
Digital Filter + SCF (Note 18)
Frequency Response: 0 20.0kHz
-0.2
0.1
dB
ショートディレ シャープロールオフフィルタ特性(fs=96kHz
(Ta=-40 105°C: AVDD=3.0 5.5V, TVDD=1.7 3.6V: Double Speed Mode: DEM=OFF: SLOW bit = 0,
SD bit=1)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Pass band (Note 16)
0.05dB
PB
0
43.5
kHz
3.0dB
PB
46.8
kHz
Pass band Ripple
PR
-0.0031
0.0031
dB
Stop band (Note 16)
SB
52.5
kHz
Stop band Attenuation (Note 18)
SA
80
dB
Group Delay (Note 17)
GD
-
5.8
-
1/fs
Frequency Response (Note 18)
0.07dB
-
0
43.5
kHz
Digital Filter + SCF (Note 18)
Frequency Response: 0 40.0kHz
-0.3
0.1
dB
ショートディレ シャープロールオフフィルタ特性(fs=192kHz
(Ta=-40 105°C: AVDD=3.0 5.5V, TVDD=1.7 3.6V: Quad Speed Mode: DEM=OFF: SLOW bit = 0,
SD bit=1)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Pass band (Note 16)
0.05dB
PB
0
87.0
kHz
3.0dB
PB
93.6
kHz
Pass band Ripple
PR
-0.0031
0.0031
dB
Stop band (Note 16)
SB
105
kHz
Stop band Attenuation (Note 18)
SA
80
dB
Group Delay (Note 17)
GD
-
5.8
-
1/fs
Frequency Response (Note 18)
0.07dB
-
0
87.0
kHz
Digital Filter + SCF (Note 18)
Frequency Response: 0 80.0kHz
-1
0.1
dB
[AK4458]
014011794-J-02 2017/07
- 18 -
Figure 6. Short delay Sharp Roll-off Filter Frequency Response
Figure 7. Short delay Sharp Roll-off Filter Passband Ripple
[AK4458]
014011794-J-02 2017/07
- 19 -
ショートディレイ スローロールオフフィルタ特性
ショートディレ スローロールオフフィルタ特性(fs=44.1kHz
(Ta=-40 105°C: AVDD=3.0 5.5V, TVDD=1.7 3.6V: Normal Speed Mode: DEM=OFF: SLOW bit = 1,
SD bit=1)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Pass band (Note 20)
0.05dB
PB
0
11.1
kHz
3.0dB
PB
19.4
kHz
Pass band Ripple
PR
-0.05
0.05
dB
Stop band (Note 20)
SB
38.1
kHz
Stop band Attenuation (Note 18)
SA
82
dB
Group Delay (Note 17)
GD
-
4.8
-
1/fs
Frequency Response (Note 18)
0.05dB
-
0
11.1
kHz
Digital Filter + SCF (Note 18)
Frequency Response: 0 20.0kHz
-5
0.1
dB
ショートディレ スローロールオフフィルタ特性(fs=96kHz
(Ta=-40 105°C: AVDD=3.0 5.5V, TVDD=1.7 3.6V: Double Speed Mode: DEM=OFF: SLOW bit = 1,
SD bit=1)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Pass band (Note 20)
0.05dB
PB
0
24.2
kHz
3.0dB
PB
42.1
kHz
Pass band Ripple
PR
-0.05
0.05
dB
Stop band (Note 20)
SB
83.0
kHz
Stop band Attenuation (Note 18)
SA
82
dB
Group Delay (Note 17)
GD
-
4.8
-
1/fs
Frequency Response (Note 18)
0.05dB
-
0
24.2
kHz
Digital Filter + SCF (Note 18)
Frequency Response: 0 40.0kHz
-5
0.1
dB
ショートディレ スローロールオフフィルタ特性(fs=192kHz
(Ta=-40 105°C: AVDD=3.0 5.5V, TVDD=1.7 3.6V: Quad Speed Mode: DEM=OFF: SLOW bit = 1,
SD bit=1)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Pass band (Note 20)
0.05dB
PB
0
48.4
kHz
3.0dB
PB
84.3
kHz
Pass band Ripple
PR
-0.05
0.05
dB
Stop band (Note 20)
SB
165.9
kHz
Stop band Attenuation (Note 18)
SA
82
dB
Group Delay (Note 17)
GD
-
4.8
-
1/fs
Frequency Response (Note 18)
0.05dB
-
0
48.4
kHz
Digital Filter + SCF (Note 18)
Frequency Response: 0 80.0kHz
-5
0.1
dB
Note 20. 通過域、阻止域の周波数はfs(システムサンプリングレート)に比例し、
PB = 0.252 fsSB = 0.864 fsです。
[AK4458]
014011794-J-02 2017/07
- 20 -
Figure 8. Short Delay Slow Roll-off Filter Frequency Response
Figure 9. Short Delay Slow Roll-off Filter Passband Ripple
/