AKM AK4468VN 仕様

  • AKM AK4468 プレミアムDACのデータシートに関するご質問にお答えします。このデータシートには、AK4468の仕様、機能、アプリケーション例などが詳細に記載されています。最大768kHzのPCM/DSD512対応、117dBの高ダイナミックレンジ、6種類のデジタルフィルターなど、このデバイスの機能に関するご質問がありましたら、お気軽にお尋ねください。
  • AK4468は、どのようなオーディオフォーマットに対応していますか?
    AK4468には、どのようなデジタルフィルターがありますか?
    AK4468の電源電圧は?
    AK4468のパッケージは?
    AK4468の動作温度範囲は?
[AK4468]
019001349-J-01 2019/06
- 1 -
AK4468は、VELVET SOUND
TM
テクノロジーを採用した新世32-bit 8ch Premium DACです。最768
kHzPCM入力DSD512入力に対応しているため、ネットワークオーディオ、USB-DAC、カーオ
ディオシステム等で普及の進むハイレゾリューション音源の再生に最適です。また、OSR-Doubler
術により広い信号帯域・低帯域外ノイズ特性を実現、6種類の32-bit Digital Filterを内蔵しているため、
様々なアプリケーションで柔軟かつ容易に音質作りが可能です。
アプリケーション:AVレシーバー、CD/SACD プレイヤー、ネットワークオーディオ、USB DAC
USBヘッドフォン、Sound Plate/Bar、カーオーディオ、車載用別体アンプ、計測
器、測定器、制御システ
(1) Dynamic Range, S/N: 117 dB
(2) THD+N: -107 dB
(3) Differential Voltage Output: 5.6 Vpp
(4) 256倍オーバーサンプリング
(5) サンプリングレート: 8 kHz ~ 768 kHz
(6) 32ビット8倍デジタルフィルタ
- Ripple: ±0.0032 dB, Attenuation: 80 dB (シャープロールオフフィルタ設定)
- 6種類の高音質フィルタオプショ
・シャープロールオフフィルタ
・スローロールオフフィルタ
・ショートディレイ シャープロールオフフィルタ(GD = 5.8/fs
・ショートディレイ スローロールオフフィルタ(GD = 4.8/fs
・スーパースローロールオフフィルタ
・低分散ショートディレイフィルタ
(7) 強ジッタ耐力
(8) 低歪・低ノイズ高性能差動アンプ出力
(9) DSD64, DSD128, DSD256, DSD512入力対応
(10) Daisy Chain
(11) 32 kHz, 44.1 kHz, 48 kHz対応デジタルディエンファシス内蔵
(12) ソフトミュート
(13) デジタルアッテネーション (0 dB ~ -127 dB, 0.5 dB step + mute)
(14) オーディオI/Fフォーマッ:
- 前詰め
- 後詰め
- I
2
S
- DSD
- TDM
(15) PCM/DSD 自動切り替え機能
(16) 3-wire Serial and I
2
C μP I/F
(17) ピンコントロールモード対応
117dB 768kHz 32-bit 8ch Premium DAC
AK4468
[AK4468]
019001349-J-01 2019/06
- 2 -
(18) マスタクロック:
- fs = 7.2 kHz ~ 32 kHz: 256 fs, 384 fs, 512 fs, 768 fs, 1152 fs
- fs = 32 kHz ~ 54 kHz: 256 fs, 384 fs, 512 fs, 768 fs
- fs = 54 kHz ~ 108 kHz : 256 fs, 384 fs
- fs = 108 kHz ~ 216 kHz : 128 fs, 192 fs
- fs = 216 kHz ~ 388 kHz : 32 fs, 48 fs, 64 fs, 96 fs
- fs = 388 kHz ~ 776 kHz : 16 fs, 32 fs, 48 fs, 64 fs
(19) デジタル入力レベル: CMOS
(20) 電源電圧:
LDO使用時 (LDOE pin = “H”): TVDD = 3.0 ~ 3.6 V, AVDD = 3.0 ~ 5.5 V
LDO不使用時 (LDOE pin = “L”): TVDD = 1.7 ~ 3.6 V, AVDD = 3.0 ~ 5.5 V, VDD18 = 1.7 ~ 1.98 V
(21) 動作環境温度: -40 ~ 105 C (裏面Exposed PadAVSSに接続した場合)
(22) パッケージ: 48-pin QFN
[AK4468]
019001349-J-01 2019/06
- 3 -
.................................................................................................................................................. 1
.................................................................................................................................................. 1
.................................................................................................................................................. 3
ブロック図と機能説明 ........................................................................................................................ 4
ブロック図 ................................................................................................................................... 4
機能説明 ....................................................................................................................................... 5
ピン配置と機能説明 ............................................................................................................................ 6
ピン配置 ....................................................................................................................................... 6
機能説明 ....................................................................................................................................... 7
使用しないピンの処理について .................................................................................................. 9
絶対最大定格 ..................................................................................................................................... 10
推奨動作条件 ..................................................................................................................................... 10
電気的特性 ......................................................................................................................................... 11
アナログ特性 .............................................................................................................................. 11
DACデジタルフィルタ特 (PCM mode) ................................................................................. 15
DACデジタルフィルタ特 (DSD mode) ................................................................................. 25
DC特性 ....................................................................................................................................... 26
スイッチング特 ...................................................................................................................... 27
タイミング波形 .......................................................................................................................... 31
機能説明 ............................................................................................................................................ 35
コントロールモード .................................................................................................................. 35
D/A変換モー ........................................................................................................................... 36
システムクロッ ...................................................................................................................... 38
オーディオインタフェースフォーマット .................................................................................. 42
デジタルフィル ...................................................................................................................... 55
ディエンファシスフィルタ (PCM Mode) ................................................................................. 56
デジタルアッテネーション (PCM Mode, DSD Mode) ............................................................. 56
ゼロ検出機能・DSDフルスケール検出機能 (PCM Mode, DSD Mode) ................................... 57
LRチャネル出力信号選択、位相反転機能 (PCM mode, DSD mode) ...................................... 61
PCM/DSD モード自動切り替え機能 ..................................................................................... 63
ソフトミュート機能 (PCM mode, DSD mode) .................................................................... 67
LDO ........................................................................................................................................ 68
パワーアップ/ダウンシーケンス............................................................................................ 69
パワーダウン、スタンバイ、リセット機 .......................................................................... 73
同期化機能(PCM mode) ......................................................................................................... 77
レジスタコントロールインタフェース .................................................................................. 79
レジスタマップ ...................................................................................................................... 83
レジスタ詳細 .......................................................................................................................... 84
外部接続回路例 ............................................................................................................................. 91
外部接続回路例 ...................................................................................................................... 91
グランドと電源のデカップリング ......................................................................................... 93
リファレンス電圧 .................................................................................................................. 93
アナログ出力 .......................................................................................................................... 94
パッケージ ..................................................................................................................................... 96
外形寸法図 ............................................................................................................................. 96
材質・メッキ仕 .................................................................................................................. 96
マーキング ............................................................................................................................. 97
オーダリングガイド ...................................................................................................................... 97
改訂履歴 ........................................................................................................................................ 98
重要な注意事項 ........................................................................................................................................ 99
[AK4468]
019001349-J-01 2019/06
- 4 -
ブロック図と機能説明
ブロック図
MCLK
SDTI1/DSDR1
LRCK/DSDL1
CAD0_I2C/CSN/DIF
SCL/CCLK/TDM1
SDA/CDTI/TDM0
PDN
AVDD
Clock
Divider
DVSS
TVDD
PS/CAD0_SPI
AOUTR1N
VREFH1
AVSS
AOUTL1P
AOUTR1P
PCM Data
Interface
DSD Data
Interface
&
DSD Filter
De-emphasis
&
Interpolator
Control
Register
AOUTR2N
VREFL2
AOUTL2P
AOUTL2N
AOUTR2P
SDTI2/DSDL2
SCF
I2C
AOUTR3N
VREFH3
AOUTL3P
AOUTL3N
AOUTR3P
AOUTR4N
VREFL4
AOUTL4P
AOUTL4N
AOUTR4P
SDTI3/DSDR2/TDMO1
SDTI4/DSDL3/TDMO2
DSDR3
DSDL4
DSDR4
VDD18
LDO
DZF/SMUTE
CAD1/DCHAIN
LDOE
DATT
Soft Mute

Modulator
AOUTL1N
DSDNormal path
DSDD bit 0
De-emphasis
&
Interpolator
De-emphasis
&
Interpolator
De-emphasis
&
Interpolator
DATT
Soft Mute
DATT
Soft Mute
DATT
Soft Mute
SCF
SCF

Modulator
SCF
SCF

Modulator
SCF
SCF

Modulator
SCF
VREFL1
VREFH2
VREFL3
VREFH4
DSD Volume bypass
DSDD bit 1
Bias
Vref
Bias
Vref
Bias
Vref
Bias
Vref
MCLK
Stop
Detection
PCM / DSD
Automatic
Mode
Switching
PCM path (fs>216kHz)
To Digital Block
Figure 1. AK4468 Block Diagram
[AK4468]
019001349-J-01 2019/06
- 5 -
機能説明
ブロック
機能
PCM Data Interface
LRCKBICKに同期して、SDTI1/2/3/4 pinsより入力されるオーディオデータ
をシリアル/パラレル変換し、内部に取り込む。
DSD Data Interface
DCLKに同期してDSDL1/2/3/4 pins, DSDR1/2/3/4 pinsより入力される1-bit
データを取り込む。
DSD Filter
DSDの入力データの高周波ノイズを低減するFIRフィルタ。
PCM / DSD Automatic
Mode Switching
入力される信号から、DSD modePCM modeかを判定し、自動的にモー
ド設定を切り替える。
DATT, Soft Mute
入力されたデータにデジタルアッテネーション、ソフトミュートの処理を
行う。
ΔΣ Modulator
3次デジタルΔΣ Modulatorで構成されSCFにマルチビットデータを出力す
る。
De-emphasis &
Interpolator
入力されたデータにDe-emphasisの処理を行い、オーバーサンプリングす
るデジタルフィルタ。
SCF
ΔΣ Modulatorのマルチビット出力をアナログ信号に変換する1次SCF(カッ
トオフ周波数はfsレートに比例)で構成されている。
Control Register
3線式 (CSN,CCLK,CDTI), I
2
C-Bus (SCL,SDA)コントロールでアクセス
る。各モードの設定を保持する。
Clock Divider
MCLKを入力する。PCM modeではLRCKMCLKの周波数比を検出しMCLK
を自動で分周する。DSD modeではDCKS bitMCLK周波数を設定する。
MCLK Stop Detection
MCLKの供給停止状態を検出する。
Bias, Vref
外部から供給されたリファレンス電圧VREFH1/2/3/4VREFL1/2/3/4から
SCFの基準電圧を生成する。
LDO
内部デジタル回路用電源(1.8V typ)を生成する。
[AK4468]
019001349-J-01 2019/06
- 6 -
ピン配置と機能説明
ピン配置
37
AOUTR4P
38
39
40
AOUTL4N
41
VREFH4
42
43
VREFL4
44
AOUTR4N
LDOE
36
35
34
33
32
31
30
29
1
2
MCLK
3
LRCK/DSDL1
4
SDTI1/DSDR1
5
SDTI2/DSDL2
6
SDTI3/DSDR2/TDMO1
7
SDTI4/DSDL3/TDMO2
8
DSDR3
20
19
18
17
16
15
14
13
SCL/CCLK/TDM1
CAD0_I2C/CSN/ DIF
I2C
PS/CAD0_SPI
AOUTL1N
AOUTL1P
AOUTR3N
VREFL3
VREFH3
AOUTL3N
AVSS
AOUTR
2P
SDA/CDTI/TDM0
BICK/DCLK
AOUTR3P
AOUTL4P
AOUTL3P
AVDD
VREFL1
DVSS
45
46
47
TVDD
VDD18
9
DSDL4
10
DSDR4
11
DZF /SMUTE
48
PDN
24
23
22
21
VREFH1
AOUTR1P
AOUTR1N
AOUTL2P
12
CAD1/
DCHAIN
28
27
26
25
VREFL2
AOUTL2N
AOUTR2
N
VREFH2
TVDD
AVDD
48pin QFN
(Top View)
AK4468
Input
Output
I/O
Power
The Exposed Pad on the
bottom surface: Note 1
Note 1. 裏面のExposed PadはオープンまたはAVSSに接続し、他の信号線との接続は避けてくだ
い。
[AK4468]
019001349-J-01 2019/06
- 7 -
機能説明
No
.
Pin Name
I/O
Function
Power Down
State
1
MCLK
I
External Master Clock Input Pin
Hi-Z
2
BICK
I
Audio Serial Data Clock Pin in PCM mode
Hi-Z
DCLK
I
DSD Clock Pin in DSD mode
3
LRCK
I
Input Channel Clock Pin in PCM mode
Hi-Z
DSDL1
I
Audio Serial Data Input in DSD mode
4
SDTI1
I
Audio Serial Data Input in PCM mode
Hi-Z
DSDR1
I
Audio Serial Data Input in DSD mode
5
SDTI2
I
Audio Serial Data Input in PCM mode
Hi-Z
DSDL2
I
Audio Serial Data Input in DSD mode
6
SDTI3
I
Audio Serial Data Input in PCM mode
Pull-Down
to DVSS
(100 kΩ)
DSDR2
I
Audio Serial Data Input in DSD mode
TDMO1
O
Audio Serial Data Output in Daisy Chain mode
7
SDTI4
I
Audio Serial Data Input in PCM mode
Pull-Down
to DVSS
(100 kΩ)
DSDL3
I
Audio Serial Data Input in DSD mode
TDMO2
O
Audio Serial Data Output in Daisy Chain mode
8
DSDR3
I
Audio Serial Data Input in DSD mode
Hi-Z
9
DSDL4
I
Audio Serial Data Input in DSD mode
Hi-Z
10
DSDR4
I
Audio Serial Data Input in DSD mode
Hi-Z
11
DZF
O
Zero Input Detect in Register control mode
Pull-Down
to DVSS
(100 kΩ)
SMUTE
I
Soft Mute Pin in Pin control mode.
When this pin is changed to “H”, soft mute cycle is initiated.
When returning “L”, the output mute releases.
12
CAD1
I
Chip Address 1 Pin in Register control mode
Hi-Z
DCHAIN
I
Daisy Chain Mode select pin in Pin control mode.
13
SDA
I/O
Control Data Pin in I
2
C Bus Register control mode
Hi-Z
CDTI
I
Control Data Input Pin in 3-wire serial Register control mode
TDM0
I
TDM Mode select pin in Pin control mode.
14
SCL
I
Control Data Clock Pin in I
2
C Bus Register control mode
Hi-Z
CCLK
I
Control Data Clock Pin in 3-wire serial Register control mode
TDM1
I
TDM Mode select pin in Pin control mode.
15
CAD0_I2C
I
Chip Address 0 Pin in I
2
C Bus Register control mode
Hi-Z
CSN
I
Chip Select Pin in 3-wire serial Register control mode
DIF
I
Audio Data Format Select in Pin control mode.
“L”: 32-bit MSB, “H”: 32-bit I
2
S
16
PS
I
(I2C pin = “H”)
Control Mode Select Pin
“L”: I
2
C Bus Register control mode,
“H”: Pin control mode.
Hi-Z
CAD0_SPI
I
(I2C pin = “L”)
Chip Address 0 Pin in 3-wire serial Register control mode
17
I2C
I
Control Mode Select Pin
“L”: 3-wire serial Register control mode
“H”: I
2
C Bus Register control mode or Pin control mode.
Hi-Z
18
AOUTL1P
O
Lch Positive Analog Output 1 Pin
Hi-Z
19
AOUTL1N
O
Lch Negative Analog Output 1 Pin
Hi-Z
20
VREFL1
I
Negative Reference Voltage Input 1 Pin
Hi-Z
21
VREFH1
I
Positive Reference Voltage Input 1 Pin
Hi-Z
22
AOUTR1N
O
Rch Negative Analog Output 1 Pin
Hi-Z
23
AOUTR1P
O
Rch Positive Analog Output 1 Pin
Hi-Z
24
AOUTL2P
O
Lch Positive Analog Output 2 Pin
Hi-Z
[AK4468]
019001349-J-01 2019/06
- 8 -
No.
Pin Name
I/O
Function
Power Down
State
25
AOUTL2N
O
Lch Negative Analog Output 2 Pin
Hi-Z
26
VREFL2
I
Negative Reference Voltage Input 2 Pin
Hi-Z
27
VREFH2
I
Positive Reference Voltage Input 2 Pin
Hi-Z
28
AOUTR2N
O
Rch Negative Analog Output 2 Pin
Hi-Z
29
AOUTR2P
O
Rch Positive Analog Output 2 Pin
Hi-Z
30
AVSS
-
Ground Pin
-
31
AVDD
-
Analog Power Supply Pin, 3.0 V 5.5 V
-
32
AOUTL3P
O
Lch Positive Analog Output 3 Pin
Hi-Z
33
AOUTL3N
O
Lch Negative Analog Output 3 Pin
Hi-Z
34
VREFH3
I
Positive Reference Voltage Input 3 Pin
Hi-Z
35
VREFL3
I
Negative Reference Voltage Input 3 Pin
Hi-Z
36
AOUTR3N
O
Rch Negative Analog Output 3 Pin
Hi-Z
37
AOUTR3P
O
Rch Positive Analog Output 3 Pin
Hi-Z
38
AOUTL4P
O
Lch Positive Analog Output 4 Pin
Hi-Z
39
AOUTL4N
O
Lch Negative Analog Output 4 Pin
Hi-Z
40
VREFH4
I
Positive Reference Voltage Input 4 Pin
Hi-Z
41
VREFL4
I
Negative Reference Voltage Input 4 Pin
Hi-Z
42
AOUTR4N
O
Rch Negative Analog Output 4 Pin
Hi-Z
43
AOUTR4P
O
Rch Positive Analog Output 4 Pin
Hi-Z
44
LDOE
I
Internal LDO Enable Pin.
“L”: Disable, “H”: Enable
Hi-Z
45
TVDD
-
Digital Power Supply Pin, 3.0 V 3.6 V
-
46
DVSS
-
Ground Pin
-
47
VDD18
O
(LDOE pin = “H”)
LDO Output Pin. This pin should be connected to DVSS
with 1.0 µF (±50 %). This pin is prohibited from connecting
with other devices.
Pull-down
to DVSS
(500 Ω)
-
(LDOE pin = “L”)
1.8V Power Input Pin
Hi-Z
48
PDN
I
Power-Up, Power-Down Pin
When at “L”, the AK4468 is in power-down mode. The
AK4468 must always be in power-down mode upon power
on.
Hi-Z
(PDN = “L”)
-
Exposed
Pad
-
The Exposed Pad on the bottom surface of the package
must be open or connected to AVSS. Do not connect this
pin to other signal lines.
-
Note 2. 内部プルアップ/ダウンピンを除くすべての入力ピンはフローティングにしないで下さい。
Note 3. PS pin, I2C pinの切り替えはPDN pin = “L” の状態で実施して下さい。
Note 4. PCM mode, DSD modeの設定はレジスタで行います。Daisy Chain モードの設定はレジスタま
たはピンで行います。
[AK4468]
019001349-J-01 2019/06
- 9 -
使用しないピンの処理について
5.3.1. ピンコントロールモード時 (PCM modeのみ)
Classification
Pin Name
Setting
Analog
AOUTL1P/N, AOUTR1P/N
AOUTL2P/N, AOUTR2P/N
AOUTL3P/N, AOUTR3P/N
AOUTL4P/N, AOUTR4P/N
オープン
VREFH1/2/3/4
AVDD or AVSS
VREFL1/2/3/4
AVSS
Digital
SDTI1/2/3/4, DSDR3/4, DSDL4
DVSSに接続
TDMO2
オープン
5.3.2. レジスタコントロールモード時
5.3.2.1. PCM mode
Classification
Pin Name
Setting
Analog
AOUTL1P/N, AOUTR1P/N
AOUTL2P/N, AOUTR2P/N
AOUTL3P/N, AOUTR3P/N
AOUTL4P/N, AOUTR4P/N
オープン
VREFH1/2/3/4
AVDD or AVSS
VREFL1/2/3/4
AVSS
Digital
DZF
オープン
SDTI1/2/3/4, DSDR3/4, DSDL4
DVSSに接続
TDMO2
オープン
5.3.2.2. DSD mode
Classification
Pin Name
Setting
Analog
AOUTL1P/N, AOUTR1P/N
AOUTL2P/N, AOUTR2P/N
AOUTL3P/N, AOUTR3P/N
AOUTL4P/N, AOUTR4P/N
オープン
VREFH1/2/3/4
AVDD or AVSS
VREFL1/2/3/4
AVSS
Digital
DZF
オープン
DSDL1/2/3/4, DSDR1/2/3/4
DVSSに接続
5.3.3. Pull-down pin List
区分
ピン名
内部接続先
pull-down pin
(Typ = 100 kΩ)
SDTI3/4, SMUTE
DVSS
[AK4468]
019001349-J-01 2019/06
- 10 -
絶対最大定格
(AVSS = DVSS = 0 V; Note 5)
Parameter
Symbol
Min.
Max.
Unit
Power
Supplies
Analog
AVDD
0.3
6.0
V
Digital I/O
TVDD
0.3
4.0
V
Digital Core
VDD18
0.3
2.5
V
|AVSS DVSS| (Note 6)
GND
-
0.3
V
Reference
Voltage
(Note 7)
High VREF
VREFH
1/2/3/4
AVSS0.3
AVDD+0.3 or 6.0
V
Low VREF
VREFL
1/2/3/4
AVSS0.3
AVSS+0.3
V
Input Current, Any Pin Except Supplies
IIN
-
±10
mA
Digital Input Voltage (Note 8)
VIND
0.3
TVDD+0.3 or 4.0
V
Ambient Temperature (Power applied)
Exposed PadAVSSに接続した場合
Ta
40
105
°C
Exposed Padをオープンにした場合
Ta
40
85
°C
Storage Temperature
Tstg
65
150
°C
Note 5. 電圧は全てグランドに対する値です。
Note 6. AVSS, DVSSは同電位に接続して下さい。
Note 7. VREFH1/2/3/4 pinsに関して、入力電圧のMax値は(AVDD+0.3) Vまたは6.0 Vのどちらか低い電
圧です。
Note 8. デジタル入力ピンに関して、入力電圧のMax値は(TVDD+0.3) Vまたは4.0 Vのどちらか低い
圧です。
注意: この値を超えた条件で使用した場合、デバイスを破壊することがあります。
また通常の動作は保証されません。
推奨動作条件
(AVSS = DVSS = 0 V; Note 5)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Power Supplies
(LDOE pin= “L”; Note 9)
Analog
AVDD
3.0
5.0
5.5
V
Digital I/O
TVDD
VDD18
1.8
3.6
V
Digital Core
VDD18
1.7
1.8
1.98
V
(LDOE pin = “H”; Note 10)
Analog
AVDD
3.0
5.0
5.5
V
Digital I/O
TVDD
3.0
3.3
3.6
V
Reference
Voltage
(Note 11)
High VREF
VREFH
1/2/3/4
AVDD0.5
-
AVDD
V
Low VREF
VREFL
1/2/3/4
-
AVSS
-
V
Note 9. LDOE pin = “L”のとき、TVDDVDD18と同時または先に立ち上げてください。AVDD
TVDDおよびAVDDVDD18の電源立ち上げシーケンスを考慮する必要はありません。
Note 10. LDOE pin = H”のとき、内LDO1.8 Vを出力します。TVDDAVDDの電源立ち上げシー
ンスを考慮する必要はありません。
Note 11. VREFH1/2/3/4リファレンス電圧は、AVDDの立ち上げと同時、または立ち上げ後に入力して
ください。
[AK4468]
019001349-J-01 2019/06
- 11 -
電気的特性
アナログ特性
8.1.1. PCM mode (AVDD = 5.0 V)
(Ta = 25 C; LDOE pin = “H”, TVDD = 3.3 V, AVDD = 5.0 V; AVSS = DVSS = 0 V; VREFH1/2/3/4 = 5.0 V,
VREFL1/2/3/4 = 0 V; fs = 44.1 kHz; BICK = 64 fs; Signal Frequency = 1 kHz; 32-bit Input Data; RL 1.4 kΩ;
measurement bandwidth = 20 Hz ~ 20 kHz; External Circuit: (Figure 76); unless otherwise specified.)
Parameter
Min.
Typ.
Max.
Unit
Resolution
-
-
32
bit
Dynamic Characteristics (Note 12)
THD+N
fs = 44.1 kHz
BW = 20 kHz
0 dBFS
-
-107
-100
dB
60 dBFS
-
-54
-
dB
fs = 96 kHz
BW = 40 kHz
0 dBFS
-
-104
-
dB
60 dBFS
-
-50
-
dB
fs = 192/384/768 kHz
BW = 40 kHz
BW = 80 kHz
0 dBFS
-
-104
-
dB
60 dBFS
-
-50
-
dB
60 dBFS
-
-46
-
dB
Dynamic Range (60 dBFS with A-weighted) (Note 13)
-
117
-
dB
S/N (A-weighted)
112
117
-
dB
Interchannel Isolation (1 kHz)
100
110
-
dB
DC Accuracy
Interchannel Gain Mismatch
-
0
0.3
dB
Gain Drift (Note 14)
-
20
-
ppm/°C
Differential Output Voltage (Note 15)
5.3
5.6
5.9
Vpp
Load Resistance (Note 16)
1.4
-
-
k
Load Capacitance (Note 17)
-
-
30
pF
Power Supplies
Power Supply Current
Normal operation (PDN pin = “H”)
(LDOE pin = “L”, VDD18 = 1.8 V)
AVDD
-
43
59
mA
TVDD
-
1
1.2
mA
VDD18 (fs = 44.1 kHz)
-
8
13
mA
VDD18 (fs = 96 kHz)
-
13
20
mA
VDD18 (fs = 192 kHz)
-
20
31
mA
VDD18 (fs = 384 kHz)
-
7
-
mA
VDD18 (fs = 768 kHz)
-
10
-
mA
(LDOE pin = “H”)
AVDD
-
43
59
mA
TVDD (fs = 44.1 kHz)
-
9
15
mA
TVDD (fs = 96 kHz)
-
14
22
mA
TVDD (fs = 192 kHz)
-
21
33
mA
TVDD (fs = 384 kHz)
-
8
-
mA
TVDD (fs = 768 kHz)
-
11
-
mA
Power down (PDN pin = “L”) (Note 18)
AVDD+TVDD
-
1
400
A
VREF Supplies
VREF Supply Current (VREFH1+VREFH2+VREFH3+VREFH4)
Normal operation (PDN pin = “H”)
-
0.5
0.9
mA
[AK4468]
019001349-J-01 2019/06
- 12 -
Note 12. Audio Precision APx555使用。平均値測定。
Note 13. Figure 76使用時100 dB at 16-bit data
Note 14. (VREFH1/2/3/4 VREFL1/2/3/4) の電圧は+5 V一定。
Note 15. 出力電圧は(VREFH1/2/3/4 VREFL1/2/3/4) の電圧に比例します。
DAC1: AOUTL1/R1 (typ.@0dB) = (AOUTL1P/R1P) (AOUTL1N/R1N) = 1.12Vpp (VREFH1 VREFL1)
DAC2: AOUTL2/R2 (typ.@0dB) = (AOUTL2P/R2P) (AOUTL2N/R2N) = 1.12Vpp (VREFH2 VREFL2)
DAC3: AOUTL3/R3 (typ.@0dB) = (AOUTL3P/R3P) (AOUTL3N/R3N) = 1.12Vpp (VREFH3 VREFL3)
DAC4: AOUTL4/R4 (typ.@0dB) = (AOUTL4P/R4P) (AOUTL4N/R4N) = 1.12Vpp (VREFH4 VREFL4)
Note 16. DCカット用コンデンサ無し、グランドに対しての値AC負荷(DCカット用コンデンサ有)
に対して1.0 kΩ (min)です
Note 17. グランドに対する値です。
Note 18. パワーダウン時、外部クロック(MCLK, BICK, LRCK pins)を含む全てのデジタル入ピン
DVSSに固定した場合の値です。
[AK4468]
019001349-J-01 2019/06
- 13 -
8.1.2. PCM mode (AVDD = 3.3 V)
(Ta = 25 C; LDOE pin = “H”, TVDD = 3.3 V, AVDD = 3.3 V; AVSS = DVSS = 0 V; VREFH1/2/3/4 = 3.3 V,
VREFL1/2/3/4 = 0 V; fs = 44.1 kHz; BICK = 64 fs; Signal Frequency = 1 kHz; 32-bit Input Data; RL 1.4 kΩ;
measurement bandwidth = 20 Hz ~ 20 kHz; External Circuit (Figure 76); unless otherwise specified.)
Parameter
Min.
Typ.
Max.
Unit
Resolution
-
-
32
bit
Dynamic Characteristics (Note 12)
THD+N
fs = 44.1 kHz
BW = 20 kHz
0 dBFS
-
-100
-93
dB
60 dBFS
-
-50
-
dB
fs = 96 kHz
BW = 40 kHz
0 dBFS
-
-99
-
dB
60 dBFS
-
-46
-
dB
fs = 192/384/768 kHz
BW = 40 kHz
BW = 80 kHz
0 dBFS
-
-99
-
dB
60 dBFS
-
-46
-
dB
60 dBFS
-
-42
-
dB
Dynamic Range (60 dBFS with A-weighted) (Note 13)
-
113
-
dB
S/N (A-weighted)
108
113
-
dB
Interchannel Isolation (1 kHz)
100
110
-
dB
DC Accuracy
Interchannel Gain Mismatch
-
0
0.3
dB
Gain Drift (Note 19)
-
20
-
ppm/°C
Differential Output Voltage (Note 15)
3.32
3.7
4.08
Vpp
Load Resistance (Note 16)
1.4
-
-
k
Load Capacitance (Note 17)
-
-
30
pF
Power Supplies
Power Supply Current
Normal operation (PDN pin = “H”)
(LDOE pin = “L”, VDD18 = 1.8 V)
AVDD
-
35
49
mA
TVDD
-
1
1.2
mA
VDD18 (fs = 44.1 kHz)
-
8
13
mA
VDD18 (fs = 96 kHz)
-
13
20
mA
VDD18 (fs = 192 kHz)
-
20
31
mA
VDD18 (fs = 384 kHz)
-
7
-
mA
VDD18 (fs = 768 kHz)
-
10
-
mA
(LDOE pin = “H”)
AVDD
-
35
49
mA
TVDD (fs = 44.1 kHz)
-
9
15
mA
TVDD (fs = 96 kHz)
-
14
22
mA
TVDD (fs = 192 kHz)
-
21
33
mA
TVDD (fs = 384 kHz)
-
8
-
mA
TVDD (fs = 768 kHz)
-
11
-
mA
Power down (PDN pin = “L”) (Note 18)
AVDD+TVDD
-
1
400
A
VREF Supplies
VREF Supply Current (VREFH1+VREFH2+VREFH3+VREFH4)
Normal operation (PDN pin = “H”)
-
0.4
0.9
mA
Note 19. (VREFH1/2/3/4 VREFL1/2/3/4)の電圧は+3.3 V一定。
[AK4468]
019001349-J-01 2019/06
- 14 -
8.1.3. DSD mode
(Ta = 25C: LDOE pin = “H”, TVDD = 3.3V, AVDD = 5.0 V: AVSS = DVSS = 0 V: VREFH1/2/3/4 = 5.0 V,
VREFL1/2/3/4 = 0 V: fs = 44.1 kHz: Signal Frequency = 1 kHz: RL 1.4 kΩ: measurement bandwidth =
20 Hz ~ 20 kHz: External Circuit: (Figure 76): unless otherwise specified.)
Parameter
Min
Typ
Max
Unit
Dynamic Characteristics
THD+N
DSD data stream DSD64
0 dB
(Note 20)
-
-107
-
dB
DSD data stream DSD128
0 dB
(Note 20)
-
-107
-
dB
DSD data stream DSD256
0 dB
(Note 20)
-
-107
-
dB
DSD data stream DSD512
0 dB
(Note 20)
-
-107
-
dB
S/N
(A-weighted,
Normal path)
DSD data stream DSD64
Digital “0”
(Note 21)
-
116
-
dB
DSD data stream DSD128
Digital “0”
(Note 21)
-
116
-
dB
DSD data stream DSD256
Digital “0”
(Note 21)
-
116
-
dB
DSD data stream DSD512
Digital “0”
(Note 21)
-
116
-
dB
DC Accuracy
Differential Output Voltage (Normal path) (Note 22)
-
5.0
-
Vpp
Differential Output Voltage (Volume Bypass) (Note 22)
-
5.0
-
Vpp
Note 20. 入力に1 kHz、デューティレンジ25%~75%正弦波を与えたときの出力レベルを0 dBとしま
す。0 dBを超える信号を入力した場合、異音がする可能性があります。
Note 21. Digital“0”とは、“01101001”のデジタルゼロコードパターンです。
Note 22.デューティレンジ25%~75%入力時のアナログ出力電圧は次の式で与えられます。
DAC1: AOUTL1/R1 (typ.@0dB) = (AOUTL1P/R1P) (AOUTL1N/R1N) = 1.0Vpp (VREFH1 VREFL1)
DAC2: AOUTL2/R2 (typ.@0dB) = (AOUTL2P/R2P) (AOUTL2N/R2N) = 1.0Vpp (VREFH2 VREFL2)
DAC3: AOUTL3/R3 (typ.@0dB) = (AOUTL3P/R3P) (AOUTL3N/R3N) = 1.0Vpp (VREFH3 VREFL3)
DAC4: AOUTL4/R4 (typ.@0dB) = (AOUTL4P/R4P) (AOUTL4N/R4N) = 1.0Vpp (VREFH4 VREFL4)
[AK4468]
019001349-J-01 2019/06
- 15 -
DACデジタルフィルタ特性 (PCM mode)
8.2.1. シャープロールオフフィルタ特性
(Ta = -40 105 °C; AVDD = 3.0 5.5 V, TVDD = 1.7 3.6 V; DEM[1:0] bits = 01”(OFF), ADPE bit = “0”,
SYNCE bit = “1”, SLOW bit = “0”, SD bit = “0”, SSLOW bit = “0”)
fs = 44.1 kHz (Normal Speed Mode)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Frequency Response
(Note 23)
0.05 dB
-
0
-
20.0
kHz
3.0 dB
-
-
21.5
-
kHz
Pass band
(Note 24)
PB
0
-
20.0
kHz
Stop band
(Note 24)
SB
24.1
-
-
kHz
Pass band Ripple
(Note 25)
PR
-
-
±0.0032
dB
Stop band Attenuation
(Note 23)
SA
80
-
-
dB
Group Delay
(Note 26)
GD
-
26.8
-
1/fs
Digital Filter + SCF (Note 23)
Frequency Response: 0 20.0 kHz
-
-0.2
-
0.1
dB
fs = 96 kHz (Double Speed Mode)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Frequency Response
(Note 23)
0.05 dB
-
0
-
43.5
kHz
3.0 dB
-
-
46.8
-
kHz
Pass band
(Note 24)
PB
0
-
43.5
kHz
Stop band
(Note 24)
SB
52.5
-
-
kHz
Pass band Ripple
(Note 25)
PR
-
-
±0.0032
dB
Stop band Attenuation
(Note 23)
SA
80
-
-
dB
Group Delay
(Note 26)
GD
-
26.8
-
1/fs
Digital Filter + SCF (Note 23)
Frequency Response: 0 40.0 kHz
-
-0.6
-
0.1
dB
fs = 192 kHz (Quad Speed Mode)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Frequency Response
(Note 23)
0.05 dB
-
0
-
87.0
kHz
3.0 dB
-
-
93.6
-
kHz
Pass band
(Note 24)
PB
0
-
87.0
kHz
Stop band
(Note 24)
SB
105
-
-
kHz
Pass band Ripple
(Note 25)
PR
-
-
±0.0032
dB
Stop band Attenuation
(Note 23)
SA
80
-
-
dB
Group Delay
(Note 26)
GD
-
26.8
-
1/fs
Digital Filter + SCF (Note 23)
Frequency Response: 0 80.0 kHz
-
-2.0
-
0.1
dB
Note 23. 各応答は1 kHzを基準にします。Stopband Attenuation載値の帯域は、SBからfsまでです
Note 24. 通過域、阻止域の周波数はfs (ステムサンプリングレート) に比例し、
PB = 0.454 fs(@0.05 dB)SB = 0.546 fsです。
Note 25. パスバンド帯域内におけるゲインのリップル量です。
Note 26. デジタルフィルタによる演算遅延で16/20/24/32ビットのインパルス信号が入力されてから
アナログ信号が出力されるまでの時間です。
[AK4468]
019001349-J-01 2019/06
- 16 -
Figure 2. Sharp Roll-off Filter Frequency Response
Figure 3. Sharp Roll-off Filter Passband Ripple
[AK4468]
019001349-J-01 2019/06
- 17 -
8.2.2. スローロールオフフィルタ特性
(Ta = -40 105 °C; AVDD = 3.0 5.5 V, TVDD = 1.7 3.6 V; DEM[1:0] bits = 01”(OFF), ADPE bit = “0”,
SYNCE bit = “1”, SLOW bit = “1”, SD bit = “0”, SSLOW bit = “0”)
fs = 44.1 kHz (Normal Speed Mode)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Frequency Response
(Note 23)
0.05 dB
-
0
-
8.1
kHz
3.0 dB
-
-
18.2
-
kHz
Pass band
(Note 27)
PB
0
-
8.1
kHz
Stop band
(Note 27)
SB
39.2
-
-
kHz
Pass band Ripple
(Note 25)
PR
-
-
±0.043
dB
Stop band Attenuation
(Note 23)
SA
73
-
-
dB
Group Delay
(Note 26)
GD
-
6.3
-
1/fs
Digital Filter + SCF (Note 23)
Frequency Response: 0 20.0 kHz
-
-5.0
-
+0.1
dB
fs = 96 kHz (Double Speed Mode)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Frequency Response
(Note 23)
0.05 dB
-
0
-
17.7
kHz
3.0 dB
-
-
39.5
-
kHz
Pass band
(Note 27)
PB
0
-
17.7
kHz
Stop band
(Note 27)
SB
85.3
-
-
kHz
Pass band Ripple
(Note 25)
PR
-
-
±0.043
dB
Stop band Attenuation
(Note 23)
SA
73
-
-
dB
Group Delay
(Note 26)
GD
-
6.3
-
1/fs
Digital Filter + SCF (Note 23)
Frequency Response: 0 40.0 kHz
-
-5.0
-
+0.1
dB
fs = 192 kHz (Quad Speed Mode)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Frequency Response
(Note 23)
0.05 dB
-
0
-
35.5
kHz
3.0 dB
-
-
79.0
-
kHz
Pass band
(Note 27)
PB
0
-
35.5
kHz
Stop band
(Note 27)
SB
171
-
-
kHz
Pass band Ripple
(Note 25)
PR
-
-
±0.043
dB
Stop band Attenuation
(Note 23)
SA
73
-
-
dB
Group Delay
(Note 26)
GD
-
6.3
-
1/fs
Digital Filter + SCF (Note 23)
Frequency Response: 0 80.0 kHz
-
-5.0
-
+0.1
dB
Note 27. 通過域、阻止域の周波数はfs(システムサンプリングレー)に比例し、
PB = 0.184 fs(@0.05 dB)SB = 0.888 fsです
[AK4468]
019001349-J-01 2019/06
- 18 -
Figure 4. Slow Roll-off Filter Frequency Response
Figure 5. Slow Roll-off Filter Passband Ripple
[AK4468]
019001349-J-01 2019/06
- 19 -
8.2.3. ショートディレイ・シャープロールオフフィルタ特性
(Ta = -40 105 °C; AVDD = 3.0 5.5 V, TVDD = 1.7 3.6 V; DEM[1:0] bits = 01”(OFF), ADPE bit = “0”,
SYNCE bit = “1”, SLOW bit = “0”, SD bit = “1”, SSLOW bit = “0”)
fs = 44.1 kHz (Normal Speed Mode)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Frequency Response
(Note 23)
0.05 dB
-
0
-
20.0
kHz
3.0 dB
-
-
21.5
-
kHz
Pass band
(Note 28)
PB
0
-
20.0
kHz
Stop band
(Note 28)
SB
24.1
-
-
kHz
Pass band Ripple
(Note 25)
PR
-
-
0.0031
dB
Stop band Attenuation
(Note 23)
SA
80
-
-
dB
Group Delay
(Note 26)
GD
-
5.8
-
1/fs
Digital Filter + SCF (Note 23)
Frequency Response: 0 20.0 kHz
-
-0.2
-
+0.1
dB
fs = 96 kHz (Double Speed Mode)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Frequency Response
(Note 23)
0.05 dB
-
0
-
43.5
kHz
3.0 dB
-
-
46.8
-
kHz
Pass band
(Note 28)
PB
0
-
43.5
kHz
Stop band
(Note 28)
SB
52.5
-
-
kHz
Pass band Ripple
(Note 25)
PR
-
-
0.0031
dB
Stop band Attenuation
(Note 23)
SA
80
-
-
dB
Group Delay
(Note 26)
GD
-
5.8
-
1/fs
Digital Filter + SCF (Note 23)
Frequency Response: 0 40.0 kHz
-
-0.6
-
+0.1
dB
fs = 192 kHz (Quad Speed Mode)
Parameter
Symbol
Min.
Typ.
Max.
Unit
Digital Filter
Frequency Response
(Note 23)
0.05 dB
-
0
-
87.0
kHz
3.0 dB
-
-
93.6
-
kHz
Pass band
(Note 28)
PB
0
-
87.0
kHz
Stop band
(Note 28)
SB
105
-
-
kHz
Pass band Ripple
(Note 25)
PR
-
-
0.0031
dB
Stop band Attenuation
(Note 23)
SA
80
-
-
dB
Group Delay
(Note 26)
GD
-
5.8
-
1/fs
Digital Filter + SCF (Note 23)
Frequency Response: 0 80.0 kHz
-
-2.0
-
+0.1
dB
Note 28. 通過域、阻止域の周波数はfs(システムサンプリングレート)に比例し、
PB = 0.453 fs(@0.05 dB)SB = 0.547 fsです
[AK4468]
019001349-J-01 2019/06
- 20 -
Figure 6. Short-delay Sharp Roll-off Filter Frequency Response
Figure 7. Short-delay Sharp Roll-off Filter Passband Ripple
/